- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
PAGE
院
课程设计
异或门的设计
学生姓名:
学 院:电气信息学院
专业班级:
专业课程:集成电路设计基础
指导教师:
年 月 日
目录
TOC \o 1-3 \h \z \u 1 概述 1
2 设计异或门目的、意义 1
3 异或门的主要功能 1
4 Tanner Tools 介绍 1
5 系统方案设计 1
6异或门电路图和版图设计及仿真 1
6.1异或门CMOS电路图设计仿真 1
6.2 异或门CMOS版图设计及仿真 1
6.2.1 异或门CMOS版图设计 1
6.2.2 异或门CMOS版图仿真 1
6.3 LVS对比异或门 1
7 调试结果与分析 1
8 课程设计体会 1
参考文献 1
PAGE 1
1概述
集成电路,英文为Integrated Circuit,缩写为IC;顾名思义,就是把一定数量的常用电子元件,如电阻、电容、晶体管等,以及这些元件之间的连线制作在半导体衬底上,封装在一个管壳内,成为具有所需电路功能的微型结构。其引出端就是该集成电路的输入、输出、电源和接地线等。
集成电路具有体积小,重量轻,引出线和焊接点少,寿命长,可靠性高,性能好等优点,同时成本低,便于大规模生产。因此,集成电路的应用十分广泛,已经渗透到工业、农业、国防等各个方面,大到天上的飞机,小到手中的手表,都有集成电路的身影。
2设计异或门目的、意义
异或门(英语:Exclusive-OR gate,简称XOR gate,又称EOR gate、ExOR gate)是数字逻辑中实现逻辑异或的逻辑门。有多个输入端、1个输出端,多输入异或门可由2输入异或门构成。
异或门的应用范围广,在实际应用中可以用来实现 \o 奇偶校验位 奇偶发生器或模2 \o 加法器 加法器,还可以用作加法器、异或密码、异或校检、异或门倍频器、可控反相器等等。 虽然异或不是开关代数的基本运算之一,但是在实际运用中我们依然会相当普遍地使用到分立的异或门。因此,我们为了熟练了解、掌握异或门这一基本逻辑电路,对异或门电路进行了这次课程设计。
3异或门的主要功能
异或门在数字集成逻辑电路中主要用来实现逻辑异或的功能。对于二输入异或门来说,若两个输入的电平相异,则输出为高电平1;若两个输入的电平相同,则输出为低电平0。亦即,如果两个输入不同,则异或门输出高电平。异或门的逻辑表达式:
4 Tanner Tools 介绍
本次设计使用到的工具是Tanner Tools13。Tanner Tools集成电路设计软件是由Tanner Research 公司开发的基于Windows平台的用于集成电路设计的工具软件。该软件功能十分强大,易学易用,包括S-Edit,T-Spice,W-Edit,L-Edit与LVS,从电路设计、分析模拟到电路布局一应俱全。而其中的L-Edit版图编辑器在国内应用广泛,具有很高知名度。各个组件的主要功能整理如表1所示。
表1 各个组件的主要功能
组件
功能
S一Edit
编辑出电路图
T一Spice
电路分析与模拟
W一Edit
显示T一Spice模拟结果
L一Edit
编辑布局图、自动配置与环绕、设计规则检查
LVS
电路图与布局图结果对比
L-Edit是Tanner Research软件公司所出品的一个IC设计和验证的高性能软件系统模块,具有高效率,交互式等特点,强大而且完善的功能包括从IC设计到输出,以及最后的加工服务,完全可以媲美百万美元级的IC设计软件。L-Edit包含IC设计编辑器(Layout Editor)、自动布线系统(Standard Cell Place Route)、线上设计规则检查器(DRC)、组件特性提取器(Device Extractor)、设计布局与电路netlist的比较器(LVS)、CMOS Library、Marco Library,这些模块组成了一个完整的IC设计与验证解决方案。L-Edit丰富完善的功能为IC设计者和生产商提供了快速、易用、精确的设计平台。
Tanner Tools的设计流程大概是这样的:将要设计的电路先以S一Edit画出电路图,再将该电路图输出成SPICE文件。接着利用T一Spice将电路图模拟并输出成SPICE文件,如果模拟结果有错误,则返回S-Edit检查电路图,如果T一Spice模拟结果无误,则以L一Edit进行布局图设计。用L-Edit进行布局图设计时要以DRC功能做设计规则检查,若违反设计规则,再将布局图进行修改直到设计规则检查无误为止。将验证过的布局图转化成SPICE文件,利用T一Spice模拟,若有错
您可能关注的文档
- 建筑施工技术 2_2.ppt
- 建筑园林风格分类.ppt
- 建筑法规 项目1建筑工程基本法律知识.ppt
- 建筑材料热工设备-2-玻璃窑-N2.ppt
- 建筑消防设施失效影响分析.docx
- 建筑工程年底汇报PPT(工作完成情况汇报).pptx
- 建筑测量-水平角测量2.ppt
- 建筑物消防员中级第一章第一节.ppt
- 建筑环境测试技术色谱理论1.ppt
- 建筑热工第四章.ppt
- 2025年拍卖师慈善拍卖项目整体策划与方案设计专题试卷及解析.pdf
- 2025年拍卖师从危机中寻找机遇的品牌重塑策略专题试卷及解析.pdf
- 2025年拍卖师房地产在建工程拍卖的成交确认专题试卷及解析.pdf
- 2025年拍卖师后疫情时代消费心理与投资偏好对拍卖市场的影响分析专题试卷及解析.pdf
- 2025年拍卖师激励性语言的文化适应性专题试卷及解析.pdf
- 2025年拍卖师拍卖纠纷处理中的心理学应用专题试卷及解析.pdf
- 2025企业人力资源劳动合同模板.docx
- 2025年拍卖师拍卖APP的用户体验与沟通设计专题试卷及解析.pdf
- 2025年拍卖师应对竞买人恶意串通与围标的控场策略专题试卷及解析.pdf
- 基于神经网络的混合气体检测分析系统.pdf
原创力文档


文档评论(0)