- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《微机原理》重点概念
输入输出系统中数据的传送方式有四种:无条件传送方式、查询方式、中断方式和DMA方式。
堆栈是在内存中开辟一段存贮区域,堆栈的作用是暂时存放程序执行中断时的断点信息,堆栈有硬件堆栈和软件堆栈,一般常用的是软件堆栈。堆栈的基本操作是入栈和出栈,堆栈有一个堆栈指针,堆栈指针永远指向栈顶,入栈SP-2,出栈SP+2,是自动完成的,并按先进后出的原则进行操作。只要有PUSH和POP两条指令。
8086的复位启动是由RESET引脚加的信号来执行的。当RESET引脚接受到高电平后的第一个时钟周期的正跳变,8086进入内部的RESET阶段。8086要求复位信号至少有4个要求有大于50 US的高电平。进入内部RESET时,CPU就结束现行操作,维持在复位状态.这是时CPU各内部寄存器初始化。8086复位时各个寄存器的初值如下:IP :0000H CS : FFFFH DS:0000H SS:0000H ES:0000H指令队列:空 其它寄存器:0000H
处理器完成一个总线操作所用的时间,就是总线周期。一个总线周期包括四个时钟周期。在总线操作时,对I/O的操作一般在四个T中完不成,这样,为了保证总线操作的完成,一般在T3之后,T4之前,加入若干个Tw。加入TW的取决因素,总线操作的快慢。
微型计算机
微型计算机
输入输出设备及外存储器
系统软件
应用软件
电脑、面板和机架等
微型计算机系统
微处理器
内存储器
输入输出接口
6、
MMM
M
M
M
系统总线包括:地址总线、数据总线
CPU 和控制总线。8282/8283地址锁存器
CPU
SYSTEM BUS 形成地址总线,8286/8287总线收发
SYSTEM BUS
器,形成数据总线,8288总线控制
器,形成控制总线。
I/OI/OI/O
I/O
I/O
I/O
7、微型计算机发展趋势:
1)生产性能更好的单片机及4位、8位微型计算机,主要是面向低成本的家电、传统工业改造及普及教育等,特点是专用化、多功能、可靠性好;2)发展16位32位64位微型计算机,面向更加复杂的数据处理、OA、DA科学计算等,其特点是大量采用最新技术成果,在IC技术、体系结构等方面,向高性能多功能的方向发展。
8、计算机采用二进制的主要原因:
1)容易实现,在技术上最容易实现,可以用任何一个具有两种不同稳定状态的物理器件来表示两个数码“0”和“
2)运算简单,一般来说,r进制数的运算共有r*(r+1)/2个和与积的运算公式。
3)工作可靠
4)逻辑判断方便。
但是用二进制数表示一个数所使用的位数太多,书写起来不方便,也不好读,不好懂。为了书写和口读的方便,选用了十六进制。而且二进制与十六进制的转换很方便:二进制的四位相当于十六进制的1位。
9、半导体存储器的性能指标:
1)存储容量2)存取时间3)可靠性4)功耗5)价格
10、ALU及其运算功能
ALU是算术逻辑单元,用来对数据进行算术和逻辑运算,运算结果的一些特征由标志寄存器储存
13、MAR、MDR与RAM的联系结构图
设要写入到RAM中去的数据为:
I0=1100 0001 1100 1001
这部分的控制字为:
CON=CpEpLmWeMeLdLiEi
已设计好的控制字的次序如下:
CON1=0110 0000 CON2=0000 0010
CON3=0000 0101 CON4=0001 1000
CON5=1000 0000
(1)在CON1时:
(3
(3)在CON3时:
Ld=1 MDR准备接受数据
Ei=1 I准备放出数据
当第三个CLK的前沿到达时
MDR=I=I0=1100 0001 1100 1001
(4)在CON4时:
We=1,Me=1 RAM开始“写入”的动作
RO=MDR=I0=1100 0001 1100 1001
(5)在CON5时:
CP=1
这就是PC 加1
原创力文档


文档评论(0)