第2章TMS320C55x的硬件结构备课讲稿.pptVIP

  • 3
  • 0
  • 约2.98千字
  • 约 58页
  • 2019-12-01 发布于天津
  • 举报
第2章 TMS320C55x的硬件结构 ;知识要点 ;2.1 TMS320C55x DSP的基本结构 2.2 TMS320VC5509A的主要特性 2.3 TMS320C55x 存储空间结构 ;2.1 TMS320C55x DSP的基本结构 ; C55x的一系列特征使它具有处理效率高、低功耗和使用方便的等优点 。 ;2.1.1 C55x 的CPU体系结构;第2章 TMS320C55x的硬件结构 ; 读程序地址总线(PAB)上传送24位的程序代码地址,由读程序数据总线(PB)将32位的程序代码送入指令缓冲单元I进行译码。;2.1.2 指令缓冲单元(I) ;2.1.3 程序流程单元(P) ;在P单元中使用的寄存器分为5种类型?? (1)程序流寄存器:包括程序计数器(PC)、返回地址寄存器(RETA)和控制流程关系寄存器(CFCT)。 (2)块重复寄存器:包括块重复寄存器0和1(BRC0,BRC1)、BRC1的保存寄存器(BRS1)、块重复起始地址寄存器0和1(RSA0,RSA1)以及块重复结束地址寄存器0和1(REA0,REA1)。 (3)单重复寄存器:包括单重复计数器(RPTC)和计算单重复寄存器(CSR)。 (4)中断寄存器:包括中断标志寄存器0和1(IFR0,IFR1)、中断使能寄存器0和1(IER0,IER1

文档评论(0)

1亿VIP精品文档

相关文档