- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
创建新元件 步骤 1 新建元件库 2 绘制元件外形 3 添加元件管脚并定义其属性 4 编辑元件属性 5 修改封装属性 第一步新建自己的设计库 在项目管理器窗口下 或者 新建元件 新建元件属性 Name 元件名称,是元件的part value Part reference:器件在原理图中编号的首字母 PCB footprint:器件相对应的封装 Parts per Pkg:一个器件封装中包含多少个器件 Package Type Homogeneous:封装中的器件都一样。 Heterogeneous:封装中的器件不一样。 Part Numbering Alphabetic:以字母区别封装中的多个器件,U?A等 Numeric:以数字区别封装中多个器件U?1,U?2 Part Aliases 元件别名 Attach Implementation:给新建元件添加implementation 新建元件设置 画元件外形 选择工具栏上的place rectangle按钮 添加管脚 点击 (PIN array) 1.IC 第一脚的名称 2.第一根引线的编号 3.引脚数目. 4.增值量,这里也可以是负数,也就是我们所说的步长.如我们例子中起始名为A0,他就会按照A0,A1,…的增加. 5.引脚距离,如果填1 就是两个网格的距离. 6.引线形状,比如长短等都可以在这里设置 7.引线类型,改选项会在下面说明. 引脚类型说明 引线类型 含义 3-State 三态引线,该引线可能为低电平、高电平和高阻三种状态 Bidirectional 双向信号引线,即可以作为输入和输入使用 Input 输入信号线 Open collector 集电极开路输出端引线 Open emmiter 发射极开路输出端引线 Output 输出信号线 power 电源和接地引线 passive 无源器件的引线,例如电阻符号的引线 修改引脚 双击要修改的管脚,打开属性对话框 其它管脚 类似的方法,放置其它管脚 编辑元件属性 执行菜单命令Options/Part properties 或者双击元件编辑的窗口 修改封装属性 执行菜单命令OPTIONS/ package properties 查看封装属性 执行View/package命令查看元件封装 应用 与调用其它元件方法一致,还可在库里新建其它的器件。 添加文件到自己的库 在项目管理器窗口,在Design cache文件夹下,选中需要的元件,执行Edit/copy 把自己的库文件添加进来 作业报告 1题目及说明 简单描述本设计的学习目的及重点说明 2 电路图 请打印所设计的电路图 3 讨论 描述操作过程中遇到的问题、解决方法以及学习 心得 练习 把下页的图用多页图表示 层次电路图的绘制 根层电路图 子层电路图:绘制子电路图 绘制层次方块 放置层次管脚 连接层次方块 放置层次端口 例绘制层次电路图 第一步 绘制根层电路图 新建一个项目,打开电路图绘制窗口,执行place\ hierachical block 命令或者选择工具栏上的 按钮 ,出现下图对话框 对方框图的操作 改变大小、外形、形状 鼠标左键点中HB1元件,变成紫色并有虚线外框环绕,用鼠标左键拖拽即可改变其位置,用鼠标左键拖拽方块的四个变角即可改变其大小和形状 Implementation Type 选项 None一不与任何文件连接 Schematic View一与电路图相连接 VHDL一与VHDL硬件描述语言相连接 EDIF 一与网络表文件连接 Project一与项目文件连接 PSpice Model一连接PSpice 模型模块 PSpice Stimulus一连接PSpice激励模块 Verilog一与Verilog语言连接 放置层次管脚 执行菜单place/hierarchical pin命令或者选择工具栏上的 按钮,打开放置层次对话框 I/O端口类型 3 State 将该I/O端点设定为三态管脚 Bidirectional 双向管脚 Input 输入管脚 Open Collector 集电极输出管脚 Open Emitter 发射极输出管脚 Output 输出管脚 Passive 无源管脚 Power 电源管脚 注意:放置阶层管脚时,必须选定子电路的方框图 GND 、Vcc、Vee为Power Vi 、AMP2的Vo1为input Vo2、AMP1的Vo1为output 放置子电路端口 执行place/hierarchical port命令或者选择工具栏上 的 按钮, 连接根电路图 第二步 绘制子层电路图 鼠标左键选中HB1,然后执行菜单命令View/Descent Hierachy 或者鼠标右键调出快捷菜
您可能关注的文档
最近下载
- 期货高手策略分析报告.pptx VIP
- 腹腔镜下远端胃癌根治术(精品).pptx VIP
- __主题__:地铁站务员岗位面试常见问题及参考回答,包括求职动机、日常工作内容、核心素质、过往经验、倒班制度、实际情况与预期不符等方面,以及服务意识与沟通能力、安全管理与应急处置等各类具体场景下的应对措施和考察点.docx VIP
- 期货交易技巧与策略.pptx VIP
- 学堂在线R语言数据分析考试答案.docx VIP
- 如何当好一名管理者.pptx VIP
- 项目四、项目投资管理实务.ppt VIP
- 干细胞与糖尿病课件.pptx VIP
- 消毒供应中心工人规范岗前培训的应用效果.doc VIP
- 渡槽拆除方案终极版.doc VIP
原创力文档


文档评论(0)