微机原理历年试题并附带练习试题(西安电子科技大学).doc

微机原理历年试题并附带练习试题(西安电子科技大学).doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
.专业.专注. PAGE . word可编辑 . 姓名: 班级: 学号: 填空题(每空1分,共15分) 1.设机器字长为16位,则1204的补码可表示为 H,-1024的 补码可表示为 H。 2.将十进制数75用分离BCD码形式定义到BCDWORD字单元的伪指令定义语句为 。 3.DOS 09号功能调用完成的功能为 。 4.如果DL中存放着某字符(A-Z或者a-z)的ASCLL码,则将其变成大写字母ASCLL码的逻辑指令是 。 5.8086CPU关于数据的寻址方式中,是存储器寻址方式的有 。 6.在8086系统中,若某存储器字单元是未对准的,则CPU访问该存储单元需 个总线周期完成。若访问另一奇地址存储器字节单元时,使用 数据总线。 7.在某8086微机系统中,若需配置8KB SRAM存储器电路,存储器芯片选INTEL 6264,则需 片。 8.在某8086/8088系统中,配置了一片可编程接口芯片,若该接口芯片占用16个I/O端口,采用全地址译码,则 地址线要参加译码。 9.若分配给某中断级的中断类型号为40H,则该中断级的中断向量存放在中断向量表的 单元。若有4片8259级联工作,则能管理 级外部可屏蔽中断源。 10.若某存储器单元的逻辑地址为8B90H:7800H,则该单元的物理地址为 。 11.若CPU执行: PUSH AX PUSH BX PUSH CX 指令后,欲将压入堆栈的(AX)传送到DX的正确指令为 (用MOV指令实现)。 12.若(DX)=7BH,(CL)=03H,CF=1,则CPU执行 RCR DX,CL指令后,(DX)= 。 判断下列语句语法是否正确,若不正确,请简述理由。 设DAT1为字型变量。(每小题1分,共10分) OUT 100H,AL DIV AX,100 MOV ES,OFFSET DAT1 MOV [BX]+12H,DAT1 JG BX SHR AX,3 ADD AX,DS CALL [BX] PUSH 1234H BUFFER DW 'THIS' 单项选择题(每题1分,共10分) 1.ADD AX,12[BP] 指令中,求源操作数的物理地址时,要使用段寄存器( ) ① CS ② DS ③ SS ④ ES 2.在伪指令BUF DB 20 DUP(2,2 DUP (8))定义的缓冲区中,数据字0208H的个数有( ) ① 20 ② 40 ③ 0 ④ 19 3.字符串操作指令中,目的串的地址取自于( ) ① DS:SI ② DS:DI ③ ES:SI ④ ES:DI 4.将DX:AX构成的双字(有符号数)除以2的指令组为( ) ① SAR AX,1 ② SAR DX,1 RCR DX,1 ROR AX,1 ③ SHR AX,1 ④ SAR DX,1 RCR DX,1 RCR AX,1 5.8086 CPU对存贮器操作的总线周期的T1状态,AD0~AD15引脚上出现的信号是( ) ① 地址信号 ② 数据信号 ③ 控制信号 ④ 状态信号 6.8086 CPU工作在最大方式时,产生IOR、IOW信号的器件是( ) ① 8086 ② 8255 ③ 8288 ④ 8284 7.MOV BL,55H AND 0F0H 指令执行后,(BL)=( ) ① 55H ② 0F0H ③ 50H ④ 05H 8.若(SP)=1FFEH,CPU执行下列程序段后,(SP)=( ) PUSH AX PUSH CX POP CX POP AX CALL BX ① 01FFAH ② 1FFFCH ③ 2002H ④ 2000H 9.一定可使AL高、低4位互换的指令组是( ) ① MOV CL,4 ② MOV CL,4 SAR AL,4

文档评论(0)

文档分享 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档