vga显示原理与控制.pptxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
VGA显示原理与控制作者:翁开胜content1VGA introduction2Display principle and controllerTiming implementation3Interface definition4Planning and task5VGA introduction VGA (Video Graphics Array)是IBM在1987年随PS/2机一起推出的一种视频传输标准,具有分辨率高、显示速率快、颜色丰富等优点,在彩色显示器领域得到了广泛的应用。 一个完整的VGA图形显示系统由三部分组成:图形主机、显示卡和显示器。主机所发出的图象数据由显示卡负责接收和储存,并对该数据进行处理和转换,生成一定的时序信号传送给显示器;显示器按照显示卡所发送的信号进行屏幕显示。 Display principle图1 VGA显示控制器控制CRT显示器图Scan process水平扫描水平回扫垂直扫描垂直回扫………….Display controller VGA显示控制器主要包括视频定时产生器,显示存储器,颜色查找表,颜色处理器,光标处理器和输出FIFO。显示存储器视频定时产生器Video Timing Generator同步信号颜色查找表Color Lookup TableRGB视频数据颜色处理器Color Processor光标处理器Cursor Processor输出FIFO图 VGA显示控制器程序框架Display controller VGA显示控制器主要包括CRT控制器,图形控制器,属性控制器,显示存储器(缓冲区),定序器和视频DAC(数模转换器)等。图2 通用VGA显示卡控制电路Timing analysisVsync : 场同步信号tWV : 场同步脉冲(宽度为2行)tHV : 场消隐前沿(13行)tVH :场消隐后沿(30行)Hsync : 行同步信号tWH : 行同步脉冲(96个DCLK)tHC : 行消隐前沿(19个DCLK)tCH : 行消隐后沿(45个DCLK)BLANK : 复合消隐信号(行消隐信号和场消隐信号的逻辑与,有效显示区域为高电平,无效显示区域为低电平)图3 VGA(640X480,60Hz)图像格式信号时序图Timing implementation VGA时序信号模块包括行点数计数器h_cnt、场行数计数器 v_cnt、行同步产生状态机h_state和场同步产生状态机v_state等。行同步状态机有 h_video,h_front,h_sync,h_back四种状态。658754图4 行同步状态机状态转移图Timing implementation 场同步状态机有v_video,v_front,v_sync, v_back四种状态,它根据场行数计数器的计数值来进行状态翻转。 494492图5 场同步状态机状态转移图Interface definition1红基色 red2 绿基色 green3 蓝基色 blue4 地址码 ID Bit5 自测试 (各家定义不同 )6 红地7 绿地8 蓝地9 保留 (各家定义不同 )10 数字地11 地址码12 地址码13 行同步14 场同步15 地址码 (各家定义不同 )图6 VGA接口定义图Planning and task Establish a powerPC405 system with EDKVGA display successWrite a boot loader programWrite a VGA driver and control programThank You !V_sync为场同步信号,场周期Tvsync=16.683 ms,每场有525行,其中480行为有效显示行,45行为场消隐期。场同步信号Vs中每场有1个脉冲,该脉冲的低电平宽度tWV=63μs(2行)。场消隐期包括场同步时间tWV、场消隐前肩tHV(13行)、场消隐后肩tVH(30行),共45行。行周期THSYNC=31.78μs,每显示行包括 800点。其中,640点为有效显示区,160点为行消隐期(非显示区)。行同步信号Hs中每行有一个脉冲,该脉冲的低电平宽度tWH=3.81 μs(即96个DCK);行消隐期包括行同步时间tWH,行消隐前肩tHC(19个DCLK)和行消隐后肩tCH(45个DCLK),共160个点时钟。复合消隐信号是行消隐信号和场消隐信号的逻辑与,在有效显示期复合消隐信号为高电平,在非显示区域它是低电平。 当行状态机复位时,即进入h_video状态,它对应每行的有效显示区域。行计数器h_cnt对25 MHz的点时钟进行计数,当行计数器h_cnt的计数值到达639时,行同步状态机即进入行消隐前肩h_front状态;当h_cnt

文档评论(0)

jianzhongdahong + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档