《电路与电子技术仿真与实践》实验3.8脉冲整形与发生电路.ppt

《电路与电子技术仿真与实践》实验3.8脉冲整形与发生电路.ppt

实验3.8 脉冲整形及发生电路 数字电子技术实验 一、实验目的 提高综合应用基本组合逻辑、时序逻辑电路单元的能力。 设计一个能输出如图所示的节拍脉冲数字电路。 (输入信号为1kHz的脉冲信号) 二、实验任务 t F0 0 节拍脉冲波形 t F1 0 t F2 0 数字电路实验箱(直流电源、74LS161、74LS138、 74LS00、74LS20数字集成芯片、脉冲源 )、信号发生器、数字万用表、示波器、导线。 三、实验设备 四、实验原理及步骤 根据给定的节拍脉冲波形,使得Yo~YM-1依次出现 “1”,由一个循环得出计数器进制数M,用同步置“0”或异步清“0”法实现M进制计数,通过译码电路可产生M个节拍输出(可附加所需逻辑门)。 译码器 … Y0 Y1 YM-1 计数器 模M F0 F1 F2 用计数器、译码器实现节拍脉冲发生电路框图 时钟 CP 逻辑门 举例:用74LS00、74LS138、74LS161芯片设计一个能输出如图所示的节拍脉冲数字电路 F0 t Y0 Y1 Y0 Y1 F1 t Y1 Y2 Y1 Y2 CP t 1 2 3 4 1 2 3 4 F2 t Y2 Y3 Y2 Y3 根据波形,使得Yo~YM-1依次出现 用同步置“0”法实现M=4。 根据给定节拍脉冲波形,得出:M=4,且 F0=Y0+Y1=Y0Y1 F1=Y1+Y2=Y1Y2 F2=Y2+Y3=Y2Y3 “1” 74LS161 EP Co “1” ET “1” “0” F0 F1 F2 161构成四进制加法计数器。 74LS138 E1 E2A E2B t t Y0 Y1 Y0 Y1 Y1 Y2 Y1 Y2 Y2 Y3 Y2 Y3 t F1 F2 t t 1 2 3 4 1 2 3 4 CP QA QB F0 t 2.根据给定161芯片的管脚图,按设计电路图将计数器连接成M进制,(注意:计数器的QD~QA输出端的低位QA接入译码器的输入端低位 A), CP接入脉冲源的1kHz,用示波器观察QA、QB、QC波形。正确后,按设计电路接入译码器。用示波器观察F0、F1、F2波形。 1.用万用表 挡、电阻2K挡或将导线连接+5V电源与输出发光二极管等方法检查导线导通情况,当万用表发出蜂鸣声、阻值示数约为0或发光二极管亮时,均表示导线导通。 步骤: 六、注意事项 五、实验报告要求 1. 画出正确的设计电路图。简要地写出设计原理。 2. 定量记录QA、QB、QC 及F0、F1、F2的波形图。 不可在接通电源的情况下插入或拔出芯片。 3.根据测试数据,得出结论。完成思考题。 注意通常电源均按+5V和地接入,每个芯片都需接入一对电源,共阴数码管、 CP用的脉冲源也需接+5V电源。为防止遗漏,可把它定为接线的第一步。注意电源不要接反。

文档评论(0)

1亿VIP精品文档

相关文档