- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
?
7.2.2异步时序逻辑电路的分析方法
异步时序逻辑电路的分析方法和同步时序逻辑电路的基本相同,但在异步时序逻辑电路中,只有部分触发器由计数脉冲信号源CP触发,而其它触发器则由电路内部信号触发。
在分析异步时序逻辑电路时,应考虑各个触发器的时钟条件,即应写出时钟方程。这样,各个触发器只有在满足时钟条件后,其状态方程才能使用。这也是异步时序逻辑电路在分析方法上与同步时序逻辑电路的根本不同点,应引起足够的重视。
分析举例
例、试分析下图所示电路的逻辑功能,并画出状态转换图和时序图。
?解:由上图可看出,FF1的时钟信号输入端未和输入时钟信号源CP相连,它是由FF0的Q0端输出的负跃变信号来触发的,所以是异步时序逻辑电路。
? ① 写方程式:?
????? ?时钟方程:CP0=CP2=CP ???? FF0和FF2由CP的下降沿触发。
??CP1=Q0 ???????????? FF1由Q0输出的下降沿触发。
?????? 输出方程:
?????? 驱动方程:
???状态方程:
② 列状态转换真值表:
??? 状态方程只有在满足时钟条件后,将现态的各种取值代入计算才是有效的。???
??? 设现态为 =000,代入输出方程和状态方程中进行计算,可以得出该逻辑电路的状态转换真值表:
现态
次态
输出
时钟脉冲
Y
CP2
CP1
CP0
0
0
0
0
0
1
0
0
0
1
0
1
0
0
0
1
0
0
1
1
0
0
1
1
1
0
0
0
1
0
0
0
0
0
1
表中的第一行取值,在现态 =000时,先计算次态为 =01,由于CP1=Q0,其由0跃到1为正跃变,故FF1保持0态不变,这时 =001。表中的第二行取值,在现态为 =001时,得 =00,这时CP1=Q0由1跃到0为负跃变,FF1由0态翻到1态,这时 =010。其余依此类推。
③ 逻辑功能说明:
??? 由上表可看出,该电路在输入第5个计数脉冲时,返回初始的000状态,同时输出端Y输出一个负跃变的进位信号,因此,该电路为异步五进制计数器。
??? ④ 状态转换图和时序图。
??? 根据状态转换真值表可画出该电路的状态转换图和时序图,如下图所示。
文档评论(0)