实验六 集成计数器的应用.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
;目前常用的计数器都已有成品,一般来说,除计数外,它们还具备清零和预置功能,本实验采用的计数器为7490和74193,其中7490是一个二-五-十进制异步计数器,管脚图如图7-1所示,内部逻辑图如图7-2所示。NC表示为空脚,不接线;R1、R2为两个异步清零端,S1、S2为两个异步置位端,CP1、CP2为两个时钟输入端,QA~QD为计数输出端。如果时钟从CP1引入,QA输出为二进制;时钟从CP2输入,QD输出为五进制;时钟从CP1引入,QA接CP2,则QDQCQBQA输出为8421BCD码的十进制计数器;如果时钟从CP2引入,QD接CP1,则QAQDQCQB输出为5421BCD码的十进制计数器。;图7-2 7490内部逻辑图;本实验中使用的另外一种计数器为74193,它是一个可预置同步十六进制加减计数器,管脚图如图7-3所示,内部逻辑图如图7-4所示。其中COUNTDOWN、COUNTUP为时钟脉冲输入端,分别为向上和向下计数;DATAA~DATAD为并行数据输入端口;CLEAR为异步清零信号端;LOAD为置位端,将并行输入端口的数据传送到输出端;BORROW为借位端;CARRY为进位端;QA~QD为计数输出端口。;图7-4 74193内部逻辑图;本实验中用到的器件还有7475,它是一个四位的锁存器,管脚图如图7-5所示。其中D1~D4为数据输入端;G12、G34为锁存控制端,当控制端信号无效时,数据传送至输出端,控制信号有效时,实现锁存,输出保持不变;Q1~Q4为数据输出端。;

文档评论(0)

锦绣中华 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档