电子技术课程设计---多功能数字钟电路设计.pdfVIP

电子技术课程设计---多功能数字钟电路设计.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
信息工程学院 课程设计报告书 题目: 多功能数字钟电路设计 信息工程学院课程设计任务书 学 学生姓名 专业(班级) 设计题目 多功能数字钟电路设计 1.电阻、电容构成的555多谐振荡器产生1OOOHz的方波信号,再经过三个分频器 产生1Hz的方波信号。 设 2.计数器74ls160和74ls161加上74ls48译码器构成数字时钟。 计 门电路构成的校时电路能够对时、分准确校时。 技 术 参 数 ① 准确计时,以数字形式显示时、分、秒的时间。 ② 小时的计时要求为“23翻0”,分和秒的计时要求为60进制进位。 ③ 校正时间。 设 ④ 定时闹时。 计 ⑤ 正点报时。 要 求 1 [1] 康华光. 电子技术基础(模拟部分第五版). 北京. 高等教育出版社.2006.1 [2] 康华光. 电子技术基础(数字部分第五版). 北京. 高等教育出版社.2006.1 [3]谢自美.电子线路设计.实验.测试(第三版) 华中科技大学出版社.2006.8 参 考 资 料 摘 要 数字钟是一个对1Hz频率进行计数的电路。振荡器产生的时钟信号经过分频器形成秒脉冲 信号,秒脉冲信号输入计数器进行计数,显示出时间。秒计数器电路计满60后触发分计数器电 路,分计数器电路计满60后触发时计数器电路,当计满24小时后重零开始计数。一般由振荡 器、分频器、计数器、译码器、数码显示器等几部分组成。 振荡电路:主要用来产生时间标准信号。石英晶体振荡器可以提高时间信号的稳定度。 分频器:振荡器产生的标准信号频率很高,要得到“秒”信号,需一定级数的分频器进行 分频。 计数器:有了“秒”信号,则可以根据60秒为1分,24小时为1天的进制,分别设定“时”、 “分”、“秒”的计数器,分别为60进制,60进制,24进制计数器,并输出一分,一小时,一天 的进位信号。 译码显示:将“时”“分”“秒”显示出来。将计数器输入状态,输入到译码器,产生驱 数码显示器信号,呈现出对应的进位数字字型。 2 关键词:振荡电路 分频器 计数器 译码器 目 录 1 任务提出与方案论证5 1.1 设计多功能数字钟的背景5 1.2 方案论证5 2 总体设计6 2.1 整体设计图6 2.2 proteus 仿真整体图7 3 详细设计8 3.1 振荡器设计8 3.3 时分秒计数器的设计9 3.3.1 60 进制计数器9 3.3.2 24 进制计数器11 3 3.3.3时间计数器电路11 3.3.4.译码显示器11 3.4校时电路的的设计12 3.5定时控制电路的的设计13 4 总结15 参考文献16 4 1 任务提出与方案论证 1.1 设计多功能数字钟的背景 数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的 准确性和直观性,且无机械装置,具有更长的使用寿命,因此得到了广泛的使用

文档评论(0)

xieliandimei + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档