南信大计算机组成原理实验三报告.doc

  1. 1、本文档共9页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
. . . . . . . 信息工程大学 实验(实习)报告 实验(实习)名称 按题要求设计存储器 日期 2012.4.21 得分 指导教师 马利 系 计软院 专业 计科 年级 2010 班次 1班 学号 一、实验目的 综合使用Protel进行综合设计 二、实验容 1.完成图纸设置(改图纸号) 2.添加元器件库 3.CPU采用8086,用4片8K*8位的ROM(采用2764)和10片8K*8位的RAM(采用6264)组成存储器,地址锁存器采用8282,数据缓冲器采用8286,控制信号为DT/R,译码器采用74ALS138; 4.绘出完整的原理图。 三、实验练习题 某机器中,已知ROM区域的地址空间为0000H~3FFFH(用8K*8位的ROM芯片(2764)构成),RAM的起始地址为6000H,地址空间为40K*16位(用8K*8位的RAM芯片(6264)构成)。假设RAM芯片有CS和WE(上面有横杠)信号控制端,CPU(8086)的地址总线为A15~A0,数据总线为D15~D0,控制信号为T/W(W上面有横杠),MREQ(上面有横杠),(访存),要求、 1。画出地址译码方案 2。将ROM和RAM同CPU相连 四、实验步骤 1.新建一个SCH文件; 2.place→→part→→→Browse→选择8088; 3.Place→Parts→Browse→选择8282,添加两个; 4.Place→Parts→Browse→选择8286,添加两个; 5.Place→Parts→Browse→选择2764,连续添加四个; 6.Place→Parts→Browse→选择6264,连续添加十个; 7.Place→Parts→Browse→选择38译码器; 8.所有元器件分布如图所示; 9.划线并添加网络标签; CPU ALU-8282STB CPU DT/R*-8286T CPUDEN*-8286OE* CPURD*-6264、2764OE* CPU WR*-6264WE* 10.将两个8282地址锁存器的OE/相连,并且接地; 11.创建网络表 Design→→Create Netlist→→OK; 12.新建一个PCB文件; 13.在keepoutlayer层上划一个6*6的方格 14.导入元器件 Design→→Load Nets→→Browse→→添加文件,确定后Excute; 15. 手动布置原件,使各元件排列整齐。直接相连的原件尽量往一起排列。 16. 选择Auto Route→All→Route All 17.执行之后的图及布线条数如图所示。 五、实验总结 通过这一次的上机实习课,让我懂得了根据题目的意思去分析设计,在上一次的基础上把这些弄得更清楚了,对Protel99SE软件的运用更加熟练了,对以后的理论学习有着很大的帮助,更对以后得工作有着很大的用处。

您可能关注的文档

文档评论(0)

zxiangd + 关注
实名认证
内容提供者

本人从事教育还有多年,在这和大家互相交流学习

1亿VIP精品文档

相关文档