组成原理习题集.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
习题一 名词解释 : 1、主机 2、CPU 3、主存 4、存储单元 5、存储元件 6、存储字 7、存储字长 8、存储容量 9、机器字长 10、指令字长 11、PC 12、IR 13、CU 14、ALU 15、ACC 16、MQ 17、MAR 18、MDR 19、I/O 20、MIPS 习题二 1、说明计算机更新换代的依据。 2、设想计算机的未来。 习题三 名词解释 : 1、总线 2、 统总线 3、总线宽度 4、总线带宽 5、时钟同步/异步 6、总线复用 7、总线周期 8、总线的通信控制 9、同步通信 10、比特率 11、分散连接 12、总线连接 13、存储总线 14、I/O 总线 15、片内总线 16、数据总线 17、地址总线 18、通信总线 19、串行通信 20、并行通信 习题四 1、什么是全相联映射? 2、什么是近期最少使用算法? 3、什么是 EPROM? 4、CACHE 的特点是什么? 5、什么是动态存储器刷新? 6、半导体动态 RAM 和静态 RAM 存储特点最主要的区别是什 么? 7、计算机的存储器采用分级存储体系的主要目的是什么? 8、有一主存—CACHE 层次的存储器,其主存容量 1MB,CACHE 容量是 64KB,每块 8KB,若采用直接映射方式,(1)写出主存的地址 和 CACHE 地址格式,(2)计算主存的地址各部分的位数。(3)主存地址 为 25301H 的单元在主存的那一块,映射到 CACHE 的那一块? 9、有一个 相联映像 CACHE 由 64 个存储块构成,每 包含 4 个存储块,主存包含 4096 个存储块,每块由 128 字节 成,(1)写出主 存的地址和 CACHE 地址格式 (2)计算 CACHE 和主存地址各部分的 位数。 (3)主存地址 为 48AB9H 的单元在主存的那一 块 ,映射到 CACHE 的那一块? 10、现有 8K×8 位的 ROM 芯片和 8K×4 位的 RAM 芯片 成存储 器,按字节编址,其中 RAM 的地址为 2000H~5FFFH,ROM 的地址 为 A000H ~DFFFH,(1)写出需要几片芯片 成此存储器。(2)画出此 存储器结构图及与 CPU 的连接图。 11、用 8K×8 位的 ROM 芯片和 8K×4 位的 RAM 芯片 成存储器, 按字节编址,其中 RAM 的地址为 0000H~5FFFH,ROM 的地址为 C000H~FFFFH,1)写出需要几片芯片 成此存储器。(2)画出此存储 器 成结构图及与 CPU 的连接图。 12、现有 8K×4 位的 RAM 芯片 成存储器,要求每个存储单元存 放 8 位二进制数据,按字节编址,地址为 0000H~3FFFH (1)写出需 要几片芯片 成此存储器。(2)画出此存储器结构图及与 CPU 的连接 图。 习题五 1、I/O 设备有哪些编址方式,各有何特点? 2、说明 CPU 与 I/O 之间传递信息可采用哪几种联络方式?它们 分别用于什么场合? 3、什么是I/O 接口,与端口有何区别?为什么要设置 I/O 接口?I/O

文档评论(0)

152****7770 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档