第10章 数字系统高级设计技术(第3讲).pdf

第10章 数字系统高级设计技术(第3讲).pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字系统高级设计技术 逻辑复制和复用--逻辑复制 扇出是指某一器件输出驱动与之相连的后续器件的能力。 一个器件的扇出数是有限制的。扇出数目越多,所要求的驱动能 力越高。 在FPGA芯片内,如果一个逻辑单元的扇出数过多的话,会降低 其工作速度,并且会对布线造成困难。 在FPGA逻辑资源允许的情况下,要尽量降低扇出数。 逻辑复制和复用 --逻辑复制 逻辑复制是通过增加面积而改善设计时序的优化方法,经 常用于调整信号的扇出。 如果信号具有高的扇出,则要添加缓存器来增强驱动能力,但这 会增大信号的时延。 通过逻辑复制,使用多个相同的信号来分担驱动任务。这样,每 路信号的扇出就会变低,就不需要额外的缓冲器来增强驱动,即 可减少信号的路径延迟。 逻辑复制和复用 --逻辑复制 D Q D Q fn1 fn1 D Q fn1 逻辑复制和复用 --逻辑复制 通过逻辑单元的复制,减少扇出数,可以解决下面两个方 面的问题 减少网络延迟。 多个器件分布在不同的区域,这样可以大大降低布线阻塞情况的 发生。 注:在使用增加器件减少扇出数目的时候,必须要注意的是,如果 是异步单元的话,必须对该单元进行同步处理。 逻辑复制和复用 --逻辑复制 在Vivado工具的综合属性设置选项中,提供了调整扇出 个数的功能。 逻辑复制和复用技术 --逻辑复用 逻辑复用是指在完成相同的功能下,尽量减少所使用的逻 辑单元的数目。 先加后选择的结构 对应的Verilog HDL代码 逻辑复制和复用技术 --逻辑复用 module top( input clk, input [7:0] c, input [7:0] d, input [0:0] cond, input [7:0] a, input [7:0] b, output reg[8:0] z ); 继续下一页 reg [8:0] sum; 逻辑复制和复用技术 --逻辑复用 always@(*) begin case (cond) 1b0 : sum=c+d; default : sum=a+b; endcase end always@(posedge clk) begin z=sum; end endmodule 逻辑复制和复用技术

文档评论(0)

恬淡虚无 + 关注
实名认证
内容提供者

学高为师,身正为范.师者,传道授业解惑也。做一个有理想,有道德,有思想,有文化,有信念的人。 学无止境:活到老,学到老!有缘学习更多关注桃报:奉献教育,点店铺。

1亿VIP精品文档

相关文档