- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字逻辑基础
时序逻辑电路
--概念
在数字电路理论中,时序逻辑电路是指电路任何时刻的
稳态输出不仅取决于当前的输入,还与前一时刻输入形
成的状态有关。
这跟组合逻辑电路不同,组合逻辑的输出只会跟目前的输入成
一种函数关系。
时序逻辑电路
--时序逻辑电路类型
同步时序逻辑电路
同步时序电路中所有存储元件都在时钟CLK的统一控制下,用触
发器作为存储元件。
几乎现在所有的时序逻辑都是同步逻辑。
由于只有一个时钟信号,只在时钟的边沿改变内部所有的状态。
在时序逻辑中最基本的储存元件是触发器。
同步逻辑最主要的优点是它很简单。
每一个电路里的运算必须要在时钟的两个脉冲之间固定的间隔内
完成,称为一个时钟周期。只有满足这个条件时,才能保证电路
是可靠的。
时序逻辑电路
--时序逻辑电路类型
同步逻辑也有两个主要的缺点:
时钟信号必须要分布到电路上的每一个触发器。而时钟通常都
是高频率的信号,这会导致功率的消耗,也就是产生热量。即
使每个触发器没有做任何的事情,也会消耗少量的能量。
最大的可能时钟频率是由电路中最慢的逻辑路径决定,也就是
关键路径。意思就是说每个逻辑的运算,从最简单的到最复杂
的,都要在每一个时脉的周期中完成。
思考:关键路径的含义。
时序逻辑电路
--时序逻辑电路类型
异步时序逻辑电路
异步时序逻辑是时序逻辑的普遍本质,但是由于它的弹性关系
它也是设计上困难度最高的。
最基本的储存元件是锁存器。锁存器可以在任何时间改变它的
状态,依照其他的锁存器信号的变动,他们新的状态就会被产
生出来。
异步电路的复杂度随着逻辑门的增加,而复杂性也快速的增加
因此他们大部分仅仅使用在小的应用。然而,电脑辅助设计工
具渐渐的可以简化这些工作,允许更复杂的设计。
时序逻辑电路
--时序逻辑电路类型
时序逻辑电路特点
由于时序逻辑电路有“记忆”信息的功能,因此它可以用来保存数字系统的工
作状态。
在任何一个时刻,保存在内部存储器件的二进制数定义了一个数字系统的当
前状态。
输入到数字系统的逻辑信号可能引起一个或者多个存储器件的状态发生改变。
因此,引起数字系统的状态发生改变。
时序逻辑电路
--时序逻辑电路类型
在数字系统中,主要关心两状态或者双稳态电路。
双稳态电路有两个稳定的工作状态,一个状态是输出逻辑‘1’
(或者VDD ),另一个是输出逻辑‘0’(或者GND )。
当双稳态存储电路处于这两个状态中的一个状态时,需要外界
施加能量,使其从一种状态变化到另一种状态。在两个状态跳
变期间,输出信号必须移动通过不稳定状态区域。
因此,将存储电路设计成不允许在不稳定区域内无限停留。一旦它
们进入不稳定状态,它们立即尝试重新进入两个稳定状态中的一个。
时序逻辑电路
--时序逻辑电路类型
一个处于不稳定区域的存储器件,称为亚稳态。所有的存储器
件苦于进入亚稳定状态。
思考:这张图给你的启示?
时序逻辑电路
--时序逻辑电路类型
一个静态存储电路要求反馈,任何带有反馈的电路是存
储器。
如果输出信号简单的反馈,并且连接到输入,则称为带有反馈
的逻辑电路。
大多数的反馈电路,输出要不就是‘1’或者‘0’,要不就是
永无停止的振荡。
一些反馈电路是双稳态的和可控的,这些电路可作为存储电路
的备选电路。
时序逻辑电路
原创力文档


文档评论(0)