3.2.FPGA开发软件QuartusII使用实例二.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
FPGA开发软件 QuartusII使用实例 本节主要内容 显示译码器74LS47 开发板实验配置 QuartusII软件操作 实验演示 开发板实验设置 七段数码管输出显示 动态灭灯RBO 输出显示 灭灯输入 动态灭灯 试灯输 输入数据 BI 输入RBI 入LT DCBA 拨码开关、 数码管、 LED对应 的管脚 程序 module _74LS47 (nBI_nRBO,nRBI,nLT,D,C,B, A,na,nb,nc,nd,ne,nf,ng); inout nBI_nRBO; input nRBI; input nLT; input D,C,B,A; output na,nb,nc,nd,ne,nf,ng; reg[6:0] out7; always@(nBI_nRBO,nRBI,nLT,D,C,B,A) if (!nBI_nRBO) out7 = 7b1111_111; else begin if (!nLT) out7 = 7b0000_000; else case({D,C,B,A}) 4b0000: begin if (!nRBI) out7 = 7b1111_111; else out7 = 7b0000_001; end 4b0001: out7 = 7b1001_111; 4b1011: out7 = 7b1100_110; 4b0010: out7 = 7b0010_010; 4b1100: out7 = 7b1011_100; 4b0011: out7 = 7b0000_110; 4b1101: out7 = 7b0110_100; 4b0100: out7 = 7b1001_100; 4b1110: out7 = 7b1110_000; 4b0101: out7 = 7b0100_100; 4b1111: out7 = 7b1111_111; 4b0110: out7 = 7b1100_000; endcase 4b0111: out7 = 7b0001_111; end 4b1000: out7 = 7b0000_000; 4b1001: out7 = 7b0001_100; 4b1010: out7 = 7b1110_010; assign nBI_nRBO=(!nRBI({D,C,B,A} 4b0000))?1b0:1b1; assign {na,nb,nc,nd,ne,nf,ng} = out7; endmodule

文档评论(0)

恬淡虚无 + 关注
实名认证
内容提供者

学高为师,身正为范.师者,传道授业解惑也。做一个有理想,有道德,有思想,有文化,有信念的人。 学无止境:活到老,学到老!有缘学习更多关注桃报:奉献教育,点店铺。

1亿VIP精品文档

相关文档