- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
PAGE / NUMPAGES
得分一、填空与选择 (17分)
得分
1. 根据对偶规则,若,则= 。
2. 判断下述说法是否正确,正确者在其后( )内打?,反之打×。
a. 全部最大项之积恒等于“0”。( )
b. 基本RS触发器可以构成移位寄存器。( )
c. 已知,因而。( )
3. 在下列门电路中, 能实现“线与”逻辑功能; 能用于总线结构的数据传输; 能实现模拟信号的双向传输。
A. 异或门; B. OC门; C. 三态门; D. 传输门。
4. 已知某组合逻辑电路的工作波形如图1-1所示,A、B是输入信号,F是输出信号,则由波
形可知F的逻辑表达式为 。
图1-1 图1-2
5. 图1-2所示电路的逻辑功能为异步 进制 法计数器。
6. 图1-3所示电路为 型计数器,具有 个有效状态。
图1-3
7. 已知函数,可能存在 态冒险。
8. 由TTL门组成的电路如图1-4所示,设逻辑门的输出UOH=3.6V,UOL=0.3V,电压表内阻为20k?/V。当输入ABC = 001,用万用表测出U1= ,U2= ;当输入ABC = 100,测得U1= ,U2= 。
图1-4
得分二、简答题:(8分)
得分
1. 电路如图2-1(a)所示,设各触发器的初态为“0”。已知电路的输入波形如图2-1(b)所示,试画出Q1、Q2端的波形。
(a) (b)
图2-1
2. 已知某时序逻辑电路的状态转换如图2-2(a)所示,设以Q3为最高位,Q1为最低位。将Q3Q2Q1连接到如图2-2(b)所示的ROM的地址输入端,请在ROM矩阵中实现特定的逻辑电路,使得电路输出上获得顺序脉冲(在上依次产生一个低电平脉冲信号,每个低电平信号占一个时钟周期)。
(a) (b)
图2-2
得分三、已知电路如图3所示。试求:(7分)
得分
1. 指出虚线框内为何种逻辑电路的图形符号?
2. 写出虚线框内输出S0和C0的逻辑函数表达式;
3. 写出在G1G0的不同取值情况下,电路的输出F=?
图3
得分
得分
四、请利用如图4所示的集成异步计数器74LS90构成具有可靠清零功能的41进制计数器,允许添加适当的门电路。(6分)
图4
得分五、用下降沿触发的JK触发器和门电路实现图5(a)所示的状态转换图,X为输入信号,Z为电路的输出信号。试求:(10分)
得分
1. 说明当X=1时电路的逻辑功能;
2. 请画出该电路的次态卡诺图和输出函数Z的卡诺图;
3. 写出电路的驱动方程和输出方程,并在图5(b)中画出电路图。
图5(a)
图5(b)
得分六、 某AD转换电路如图6所示,已知时钟脉冲CP的频率为100kHz,C = 1?F,
得分
- VREF = -5V 。请分析电路的工作原理,回答下列问题。(6分)
1. 写出电路的数字量输出D与uI的关系表达式。
2. 若已知计数器n为8位,R1 = 10k?,R2 = 10k?。当输入uI = 2.5V时,则完成转换后输出的数字量D是多少?完成转换所需要的时间是多少?
3. 如果被转换的输入信号uI的最大值是10V,且电路能够完成正确的AD转换,
那么要求R1与R2满足何种关系?
图6
七、由555定时器构成的电路如图7(a)所示,设输出高电平为5V,输出低电平
得分为0V。试问:(10分)
得分
1.写出虚线框I内555定时器所构成电路的功能;
2.分析虚线框II内电路构成几进制计数器,并画出其完整状态转换图(要求以
Qd为高位);
3.计算Qa和Qb的频率;
4.设电路输出uo2的初始状态为0,请在图7(b)中画出Qa、Qb和uo2的波形。
图7(a)
图7(b)
八、根据下面Verilog HDL语言的描述,回答下列问题:(6分)
得分1. 题8-1中硬件描述语言实现的电路逻辑功能是什么?该电路能否自启动,如果不能,请修改(a),(b),(c),(d)中的某一条语句,使其能够自启动。
得分
module Test1(Clk, Dataout);
i
您可能关注的文档
最近下载
- 云南南传上座部佛教“有寺无僧”问题的影响及对策.docx VIP
- 2022年6月18日四川省事业单位联考《综合知识》题含解析.docx VIP
- 2022年11月26日四川省属事业单位联考《综合知识》真题.pdf VIP
- 2022年6月18日四川省事业单位联考《综合知识》试卷试题真题答案解析.doc VIP
- 《房屋建筑制图统一标准》GB50001-2010.pdf
- 2022年5月22日四川成都市属事业单位招聘考试《公共基础知识》真题(含答案).pdf VIP
- 二零二三年4月9日四川省事业单位联考《综合知识》精选题.pdf VIP
- 新股骨颈骨折病人的护理ppt课件.ppt
- 2023年10月29日四川省事业单位联考《综合知识》试题及答案解析.pdf VIP
- 2025至2030全球及中国门窗制造商行业项目调研及市场前景预测评估报告.docx
原创力文档


文档评论(0)