DSP原理与应用技术-考试-知识点-总结-太原理工大学-(13届葬仪落任影汐整理) .pdf

DSP原理与应用技术-考试-知识点-总结-太原理工大学-(13届葬仪落任影汐整理) .pdf

  1. 1、本文档共26页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
。 第一章 1、DSP 系统的 组成 :由控制处理器、 DSPs 、输入/ 输出接口、存储 器、数据传输网络构成。 P2 图 1-1-1 2 、TMS320 系列 DSPs 芯片的 基本特点 :哈佛结构、流水线操作、 专用的硬件乘法器、特殊的 DSP 指令、快速的指令周期。 3 、哈佛结构 :是一种将程序指令储存和数据储存分开的储存器结构。 特点:并行结构体系,是将程序和数据存储在不同的存储空间中,即 程序存储器和数据存储器是两个相互独立的存储器, 每个存储器独立 编址,独立访问。 系统中设置了程序和数据两条总线,使数据吞吐率 提高一倍。 4 、TMS320 系列在哈佛结构之上 DSPs 芯片的 改进 : (1 )允许数 据存放在程序存储器中, 并被算数运算指令直接使用, 增强芯片灵活 性 (2 )指令储存在高速缓冲器中,执行指令时,不需要再从存储器 中读取指令,节约了一个指令周期的时间。 5 、冯诺依曼 结构:将指令、数据、地址存储在同一存储器中,统一 编址,依靠指令计数器提供的地址来区分是指令、数据还是地址,取 指令和去数据都访问同一存储器,数据吞吐率低。 6 、流水线操作 :TMS320F2812 采用 8 级流水线,处理器可以并行 处理 2-8 条指令,每条指令处于流水线的不同阶段。 解释 :在 4 级流水线操作中。取 指令、指令译码、读操作数、执 行操作可独立地处理,执行完全 重叠。在每个指令周期内, 4 条 不同的指令都处于激活状态,每 条指令处于不同的操作阶段。 7 、定点 DSPs 芯片:定点格式工作的 DSPs 芯片。 浮点 DSPs 芯片:浮点格式工作的 DSPs 芯片。 (定点 DSPs 可以浮点运算 ,但是要用软件。 浮点 DSPs 用硬件就可 以)8 、DSPs 芯片的 运算速度衡量标准 :指令周期(执行一条指令 -可编辑修改 - 。 所需时间)、 MAC 时间(一次乘法和加法的时间)、 FFT 执行时间 (傅立叶运算时间)、 MIPS (每秒执行百万条指令)、 MOPS (每 秒执行百万次操作) 、MFLOPS (每秒执行百万次浮点操作) 、BOPS (每秒十亿次操作)。 9 、TMS320F281x 系列芯片 主要性能 : (1 )低功耗设计(核心电压 1.8V ,I/O 电压 3.3V ) (2 )高性能的 32 位中央处理器:可达 4 兆字的线性程序地址,可 达 4 兆字的线性数据地址 (3 )3 个外部中断 128 位的密钥, 3 个 32 位的 CPU 定时器 (4 )串口外围设备(串行外围接口 SPI,两个串行通信接口 SCIs, 标准的 UART ,改进的局域网络 eCAN ,多通道缓冲串行接口

文档评论(0)

荣辱不惊 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档