- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
------------- 精选文档 -----------------
哈工大 学年 秋 季学期
班 号
计算机组成原理 试题 姓 名
可编辑
------------- 精选文档 -----------------
题号 一 二 三 四 五 六 七 八 得分
得 分
一、填空( 12 分)
某浮点数基值为 2,阶符 1 位,阶码 3 位,数符 1 位,尾数 7 位,阶码和尾数均用补码表示,尾数采用规格化形式,用十进制数写
注
出它所能表示的最大正数
,非 0 最小正
数
,最大负数
,最
意
小负数
。
变址寻址和基址寻址的区别是:在基址寻址中,基址寄存器提
行
供
, 指令提供
; 而在变址寻址中,变址
为
寄存器提供
,指令提供
。
3.
影响流水线性能的因素主要反映在
和
规
两个方面。
范4. 设机器数字长为 16 位(含 1 位符号位)。若 1 次移位需 10ns ,
,
一次加法需 10ns ,则补码除法需
时间,补码
BOOTH 算法最多需要
时间。
遵5.CPU 从主存取出一条指令并执行该指令的时间
守
叫
,它通常包含若干个
,而
后者又包含若干个
。
组成
考
多级时序系统。
试
二、名词解释 (8 分 )
纪
1.
微程序控制
律
2. 存储器带宽
RISC
中断隐指令及功能
可编辑
------------- 精选文档 -----------------
第3页(共 7页)
可编辑
------------- 精选文档 -----------------
试题: 学号: 姓名
三、简答( 18 分)
完整的总线传输周期包括哪几个阶段?简要叙述每个阶段的工作。
设主存容量为 1MB ,Cache 容量为 16KB ,每字块有 16 个字,每字 32
位。
若 Cache 采用直接相联映像,求出主存地址字段中各段的位数。
若 Cache 采用四路组相联映像,求出主存地址字段中各段的位数。
可编辑
------------- 精选文档 -----------------
第2页( 共7页)
试题: 学号: 姓名
3. 某机有五个中断源,按中断响应的优先顺序由高到低为 L0,L1,L2,L3,L4 ,
现要求优先顺序改为 L3,L2,L4,L0,L1 ,写出各中断源的屏蔽字。
屏蔽字
中断源
0 1 2 3 4
L0
L1
L2
L3
L4
4. 某机主存容量为 4M ×16 位,且存储字长等于指令字长,若该机的指令系
可编辑
------------- 精选文档 -----------------
统具备 120 种操作。操作码位数固定,且具有直接、间接、立即、相对四种
寻址方式。
(1 )画出一地址指令格式并指出各字段的作用;
(2 )该指令直接寻址的最大范围;
(3 )一次间址的寻址范围;
(4 )相对寻址的寻址范围。
第3页( 共7页)
试题: 学号: 姓名
四、( 6 分)
设阶码取 3 位,尾数取 6 位(均不包括符号位),按浮点补码运算规则
可编辑
-------------
精选文档 -----------------
计算
[25 9 ]+[2 4
( 11)]
16
16
五、画出 DMA 方式接口电路的基本组成框图,并说明其工作过程(以输入
设备为例)。(8 分)
可编辑
------------- 精选文档 -----------------
第4页( 共7页)
试题: 学号: 姓名
六、( 10 分)设 CPU 共有 16 根地址线, 8 根数据线,并用 MREQ 作访存控
制信号,用 R /W 作读写控制信号,现有下列存储芯片:
RAM :1K ×8 位、 2K×4 位、 4K×8 位
ROM :2K×8 位、 4K×8 位
以及 74138 译码器和各种门电路(自定) ,画出 CPU 与存储器连接图。
要求:
(1 )最大 4K 地址空间为系统程序区,与其相邻 2K 地址空间为用户
程序区。
(2 )合理选用上述存储芯片,说明各选几片?写出每片存储芯片的地
址范围。
(3 )详细画出存储芯片的片选逻辑。
可编辑
PD/Progr
试题:
-------------
精选文档
-----------------
A i
A 0
Ai
A 0
ROM
CS
OE
CS
RAM
WE
Dn
D0
Dn
D 0
G1
Y 7
OE 允许输出
G2A
Y
6
G2B
WE 允许写
C
B
A
Y 0
74138
第5页( 共7页)
学号: 姓名
可编辑
------------- 精选文档 -----------------
第6页( 共7页)
试题: 学号: 姓名
七、假设 CPU 在中断周期用堆栈保存程序断点, 且进栈时栈指针减一, 出栈
时栈指针加一
原创力文档


文档评论(0)