数字系统测试与可测性设计实验指导书ATPG应用.docVIP

数字系统测试与可测性设计实验指导书ATPG应用.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
PAGE / NUMPAGES 《数字系统测试及可测性设计》 实验指导书(二) 实验教师: 2012年4月9日 实验名称和目的 实验名称:ATPG应用 实验目的:了解Mentor公司的FastScan-(ATPG生成工具)业界最杰出的测试向量自动生成工具。了解测试各种基准电路的标准输入格式,运用FastScan工具生成测试向量。深入理解单固定故障模型相关概念。 II.实验前的预习及准备工作: 充分理解课堂上学习的故障模型相关概念。 Mentor公司的测试相关工具的介绍 缩略语清单: ATPG :Automatic Test Pattern Generation ATE :Automated Test Equipment BIST :Built In Self Test CUT :Chip/Circuit Under Test DFT :Design For Testability DRC :Design Rule Checking PI :Primary Input PO :Primary Output 组合ATPG生成工具FastScan FastScan是业界最杰出的测试向量自动生成(ATPG)工具,为全扫描IC设计或规整的部分扫描设计生成高质量的测试向量。FastScan支持所有主要的故障类型,它不仅可以对常用的Stuck-at模型生成测试向量,还可针对transition模型生成at-speed测试向量、针对IDDQ模型生成IDDQ测试向量。此外FastScan还可以利用生成的测试向量进行故障仿真和测试覆盖率计算。 另外,FastScan MacroTest模块支持小规模的嵌入模块或存储器的测试向量生成。针对关键时序路径,Fastscan CPA模块可以进行全面的分析。 主要特点: ?支持对全扫描设计和规整的部分扫描设计自动生成高性能、高质量的测试向量; ?提供高效的静态及动态测试向量压缩性能,保证生成的测试向量数量少,质量高; ?支持多种故障模型:stuck-at、toggle、transition、critical path和IDDQ; ?支持多种扫描类型:多扫描时钟电路,门控时钟电路和部分规整的非扫描电路结构; ?支持对包含BIST电路,RAM/ROM和透明Latch的电路结构生成ATPG; ?支持多种测试向量类型:Basic,clock-sequential,RAM-Sequential,clock PO,Multi-load; ?利用简易的Procedure文件,可以很方便地及其他测试综合工具集成; ?通过进行超过140条基于仿真的测试设计规则检查,保证高质量的测试向量生成; ?FastScan CPA选项支持at-speed测试用的路径延迟测试向量生成; ?FastScan MacroTest选项支持小规模的嵌入模块或存储器的测试向量生成; ?FastScanDiagnostics选项可以通过分析ATE机上失败的测试向量来帮助定位芯片上的故障; ?ASICVector Interfaces选项可以针对不同的ASIC工艺及测试仪来生成测试向量; 最新的ATPG Accelerator技术可以支持多CPU 分布式运算; ?智能的 ATPG专家技术简单易用,用户即使不懂ATPG,也能够由工具自动生成高质量的测试向量; ?支持32位或64位的UNIX平台(Solaris,HP-PA)及LINUX操作平台; FastScan的ATPG流程 由上图可知,在启动FastScan时,FastScan 首先读入、解释并检查门级网表和一个DFT库。如果遇到问题,FastScan会退出并发布一个消息。如果没有遇到问题,FastScan直接进入到配置(Setup)模式。在配置模式,可以使用交互方式或者使用Dofile批处理方式,来建立关于电路和扫描的基本信息,以及指定在设计展平(flattening)阶段时影响生成仿真模型的条件。完成所有配置后,退出配置模式就直接进入到DRC检查阶段,进行DRC检查。如果检查通过,那么直接进入到ATPG模式。进入ATPG模式后由上图可看出,有四个过程:生成错误列表,生成测试模式,压缩测试模式和储存测试向量。 FastScan的输入需要以下几个文件:带Scan chain 的电路网表,库描述文件和FastScan的三个控制文件(*.dofile,*.testproc,Timplate),下面分别进行详细解释。 1.电路网表(*.v) 已经带有扫描链的Verilog格式的网表。 2.库描述文件(fs_lib) 用于连接厂家提供的Mentor模型库。 3.timeplate文件 timeplate文件描述了ATPG向量中各时间点(输入跳变点,输出取样点,时钟沿位置,周期等) timescal

文档评论(0)

kfcel5460 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档