multisim仿真 -12时制电子时钟表.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
12时制电子时钟 实训完multisim仿真后,自己独立设计的,只要了解了所需要用到的元器件的功能与用法等,就可以自己动手连接出来!现拿来分享一下! 元器件74LS160(D、N均可)的管脚: QA--QD?输出端(其中QD为高位)A~D ?并行数据输入端(在这里我们接地GND) CLK?时钟输入端 ? CLR?异步清零端 RCO?溢出端 ENP?计数控制端 ENT?计数控制端??? LODA?同步并行置入控制端? 将A~D接GND,将ENP、ENT、LOAD、CLR都接VCC,CLK接时钟脉冲正(时钟脉冲负极接地GROUND), QD~QA分别按高低位接到计数器DCD_HEX的高位到底位。这样就成了一个最简单的10进制计数,0到9循环。 ? 为了看的清楚放置比较松散,上面为小时的十位与个位,左下为分的十位与个位,右下为秒的十位与个位。右上的74LS194,只是运用其左移功能,在每12小时循环清零瞬间,控制彩灯的亮灭,来表示Am与Pm。 1.这是接好的12时制时钟图; 在制作中元器件的布局及导线的摆放是很重要的。 连接时分为时、分、秒三大块儿,首先要接好这三大块而儿各自的个位向十位进数,以及每块儿的进制。在秒向分进位,分向时进位时,都用一个四输入与非门检测分秒的十位与个位达到5和9时,与非门输出接到前一快儿的CLK(即CP脉冲)。,要用一个二输入与非门检测每当 时 的十位与个位显示为12时,进行清零,清零不仅要清时的十位与个位,也要请分的十位与个位,即将与非门输出接到它们的清零端即可。 2.这是放置一些总线后重新布置的,看起来美观了一些吧!还可以按自己想法,布置的更加美观。 就这些了!呵呵,不对的地方见谅,略过吧!

文档评论(0)

pengyou2017 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档