微机 原理课程总结.doc

  1. 1、本文档共10页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
 微机原理与接口技术课程总结         班级:03         学号:        姓名:朱松峰 微机原理与接口技术课程总结 这学期我们学习了微机原理与接口技术这门课程,这门课学起来就是很难得,老师讲课很有激情,也很有层次,重点都告诉我们,每节课上课得时候都会回顾上节课得内容,也会找同学回答问题。经过一个学期得学习,我对《微机原理与接口技术》这门课也有了一定得认识。 课老师反复强调需要高度熟练掌握得☆☆☆☆☆级重点计算机得主要组成部分:计算机主要由中央处理器(CPU),内存(memory),I/O接口与系统总线组成。第一章讲了计算机得发展史,微型计算机得特点与分类,微型计算机得系统组成,微型计算机得工作过程。都就是些概念性得内容。 第二章8086处理器,需要高度熟练掌握得☆☆☆☆☆级重点内容有8086/8088得内部结构图,8086/8088CPU引脚功能,物理地址得计算,8086最小模式系统得典型配置,8086总线周期各个T状态。需要掌握得有标志寄存器各标志位含义。 总线接口部件(BIU)就是联系微处理器内部与外部得重要通道,其主要功能就是负责微处理器内部,与存储器与I/O接口之间得数据传送。具体得讲,BIU完成一下几个主要任务(1)取指令与预取指令(2)配合EU执行得指令(3)形成物理地址。BIU由 HYPERLINK ” \t ”” 段寄存器( HYPERLINK " \t ” 代码段寄存器CS、 HYPERLINK ” \t "" 数据段寄存器DS、 HYPERLINK "” \t " 堆栈段寄存器SS与附加段寄存器ES)、指令 HYPERLINK " \t "” 指针寄存器、地址 HYPERLINK " \t " 加法器、总线控制电路与 HYPERLINK ””  指令队列缓冲器等组成。执行部件(EU):就是执行指令并对各个硬件部分进行控制得部件,包含一个16位得算术逻辑元件,8个16位得通用寄存器,一个16位得状态标志寄存器,一个数据暂存寄存器与EU控制电路。她得主要功能简单地说就就是执行全部指令。   8086/8088得内部结构框图 8086/8088CPU引脚功能:AD15~AD0(Address Data Bus):16位地址/数据总线,分时复用。传输地址时三态输出,传输数据时三态双向输入/输出。A19/S6~A16/S3(Address/Status):地址/状态线,三态,输出,分时复用。BHE/S7:高8位数据线允许/状态信号,三态输出,低电平有效、MN/MX:最小/最大工作模式选择信号,输入。RD(Read):读选通信号,三态,输出,低电平有效、WR(Write):写选通信号,三态,输出,低电平有效。M/IO:存储器或I/O端口控制信号,三态,输出。ALE:地址锁存允许信号,输出,高电平有效。DEN:数据允许信号,输出,低电平有效DT/R:数据发送/收发控制信号,三态,输出.READY(Ready):准备就绪信号,输入,高电平有效。RESET:复位信号,输入,高电平有效、INTR:可屏蔽中断请求信号,输入,电平触发,高电平有效。INTA:中断响应信号,输出,低电平有效。NMI:不可屏蔽中断请求信号,输入,边沿触发,正跳变有效。TEST:测试信号,输入,低电平有效、HOLD:总线保持请求信号,输入,高电平有效。HLDA:总线保持响应信号,输入,高电平有效。CLK:时钟信号,输入。VCC(+5V),GND(地) 存储器涉及得几个地址术语: 物理地址。存储单元得实际地址,在1MB得存储器里,每一个存储单元都有一个唯一得20位地址,称为该存储单元得物理地址。物理地址=段基址*10H+偏移地址 偏移地址。这个存储单元相对于它所在段基址得字节距离,偏移地址为16位无符号数,称为偏移量,又称为有效地址EA. 3)逻辑地址、由段基址与偏移地址组成、 8086最小模式典型配置图     典型得8086总线周期序列 总线组成四个周期:   T1状态 完成寻址功能。T2状态 状态,T3状态 数据状态。 T3状态 数据状态。T4状态,结束状态,本质上就是过渡状态。TW就是等待状态、??当系统中所用得存储器或外设得工作速度较慢,从而不能用最基本得总线周期执行读操作时,系统中就要用一个电路来产生READY信号,READY信号通过时钟发生器8284A传递给CPU。CPU在?状态得前沿(下降沿处)对READY信号进行采样。如果CPU没有在?状态得一开始采样到READY信号为高电平,那么,就会在?与?之间插入等待状态?。插入?得个数取决于CPU接收到高电平REA

文档评论(0)

189****0801 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档