数字集成电路实验说明(lab1andlab2).ppt

  1. 1、本文档共79页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
EE141 * LVS输出报告 EE141 * Dracula-LPE 在控制终端的含LVS规则文件的目录下输 入: %PDRACULA %:/g /home/icer/test/bd07.lpe (LPE规则文件名) %:/f %./ EE141 * LPE输出带有寄生参数的网表:PRENET.DAT EE141 * LPE输出带有寄生参数的网表:PRENET.DAT EE141 * LPE输出带有寄生参数的网表:PRENET.DAT EE141 * Post Layout Simulation 利用LPE得到的网表进行后仿真,使用前仿真的激励进行仿真(通常可以把LPE得到的网表做成一个subckt,然后调用,就很方便。) 后仿真显示:功能没问题! EE141 * 实验二内容 1)NAND门电路仿真 2)NAND 门电路Layout设计 3)DRC验证 4)LVS验证 5) LPE Post Layout Simulation (选做) EE141 * 电路的网表怎么写? * Lab1 Inverter.sp ********* SPICE Library ************** .include hua05.sp ***************************************** .global vdd gnd M1 OUT IN VDD VDD PMOS W=20u L=0.6u M2 OUT IN GND GND NMOS W=10u L=0.6u V1 VDD GND 5 V2 IN GND PULSE(0 5 0ns 0.5ns 0.5ns 5ns 10ns) .OPTIONS POST .tran 0.01ns 60ns .end 参考反相器的设计 EE141 * EE141 * EE141 * NAND INV 如何画NAND EE141 * 如何进行Post Layout Simulation ? EE141 * 实验要求 (1)实验前完成SPICE仿真; (2)实验前完成前一实验的Post Sim。 (3)当个实验的课堂完成版图设计和DRC、LVS、LPE。 (4)完成实验报告 EE141 * 实验报告要求 纸实验报告 (需要对实验结果作出分析) 电子文档实验报告 1)实验报告书 2)版图gds文件 3)spice网表文件 4)DRC验证无错截图 5)LVS报告 6)LPE得到的PRENET.DAT文件 7)Post Layout Simulation的spice网表文件 EE141 * 如何进行第三个实验 D触发器(DFF)的设计 EE141 * EE141 * EE141 * EE141 * Route VDD and GND horizontally Route singals in poly perpendicular to VDD and GND (vertically) – poly can serve as input to both nfets and pfets Order inputs (consistent Euler path) to optimize the horizontal connectivity of diff strips want unbroken row of devices with abutting source/drain connections – so there is only one strip of diffusion in both wells 3) Place diffs in horizontal strips 4) Interconnect appropriately Interconnect between cells are done in “routing channels” Contacts and wells not shown. What does this implement?? (NAND feeding an Inverter – so an AND) EE141 * 集成电路设计流程 客户 功能定义 电路生成 功能验证 测试生成 布局布线 后仿真 算法设计 逻辑综合 可测性设计 低功耗设计 版图验证 设计规则检查 互连参数提取 EE141 * Cadence 系统概述 版图设计工具-Virtuoso LE 版图验证工具-Diva 版图验证工具-Dracula EE141 * 版图设计工具-Virtuoso LE Virtuoso Layout Editor-版图编辑大师 Cadence最精华的部分在哪里

您可能关注的文档

文档评论(0)

137****0427 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档