实验七-8421码检测电路.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验七 8421 码检测电路的设计 姓名:张跃佳 班级:电自 2 班 学号 实验时间:2015.12.24 页 1 【实验目的】 1.了解检测电路的工作原理 2.进一步掌握同步时序逻辑电路的设计方法 【实验仪器及器件】 1.实验箱、万用表、示波器 2.74LS73、74LS74、74LS00、74LS20、74LS197 【实验原理】 本实验要求设计一个 8421BCD 码(串行输入)检测电路。此电路是用来检测 串行的 8421 码传输过程中是否发生错误。假定 8421BCD 码传送过程中是由低到 高串行送数,例如十进制 2 (代码为0010)是按0、1、0、0 次序传送的。如果 在传送过程中代码发生错误,出现非法数码(不在 0000 到 1001 之间的代码)则 检测电路发生一脉冲信号。 实验所用触发器为 JK 触发器,要求自己设计、自己安装和测试。 设计提示 本实验的设 计关键是建立原始状态图和状态表。根据要求 8421BCD 码是由 低位到高位传送,该电路每四个码元检测一次,当电路收到第四个码元时,若判 断是非法码,则输出为 1,否则输出为 0.可见此电路为米里时序电路。 设检测电路初始状态为 S ,当电路接收第一个码元后,根据输入是 0 还是 0 1,将分别转到两个不同的新状态 S 和 S ,从 S 或 S 出发,接收到第二个码元 1 2 1 2 后,又根据是 0 还是 1,又转到两个不同的新状态,类推到接收到的第三、四码 元后电路执行统一的动作。在接收到第四个码元后,根据接收的代码判断是否是 非法码而确定其输出是否为 1,并且电路回到初始状态 S ,准备接受新的一组码 0 组。 根据上面的分析很容易做出原始状态和状态表了。这样做出的元素状态表有 15 个状态,经过化简后只剩下 6 个状态。化简后的状态如表(一)。由简化状态 表,根据状态分配原则,可得许多分配方案,其中一种分配方案如表(二),得 页 2 到的结果是:  J 1 Q2 ,K 1 X Q2   J 2  Q3Q2,K 2  X Q1 F  X Q3Q1  J 3  Q1 K 3  1   表(一)简化状态表   X 0 1  S A B/0 B/0 B C/0 D/0 C E/0 F/0

文档评论(0)

LF20190802 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档