- 24
- 0
- 约4.95千字
- 约 9页
- 2021-01-19 发布于天津
- 举报
下载可编辑
数字电路逻辑课程设计
数字电子钟
班级 :姓名 :
同组人 :
.专业 .整理 .
下载可编辑
课程设计 :数字电子钟
一 、设计目的
1、 了解计时器主体电路的组成及工作原理 ;
2 、熟悉集成电路及有关电子器件的使用 ;
3、熟练使用 multisim 仿真软件 ,在其上仿真 ;
4 、通过实际电路方案的分析比较 、设计计算 、元件选取 、安装调试
等环节 ,初步掌握简单实用电路的分析方法和工程设计方法 。
二 、设计内容
1、设计一个具有时 、分、秒显示的电子钟 (23 小时 59 分 59 秒 ),
具有手动校时校分功能 。
2 、用中小规模集成电路组成电子钟 ,并在实验箱上进行组装 、调
试 。
3、选做
(1)闹钟系统 ;
(2 )整点报时 :从 59 分 50 秒起 ,每隔 2s 发出一次低音 “嘟”的信
号 ,连续五次 ,最后一次要求高音 “嘀 ”的喜好 ,此信号结束即达到
正点 ;
(3 )日历系统 ;
.专业 .整理 .
下载可编辑
三 、设计原理
1、二十四进制计数器
利用计数器的计数功能 :当 LOAD=ENT=CLR ’=ENP=1 时 ,CLK
端输入计数脉冲时计数器就开始进行 8421BCD 码的规律进行十进制
加法计数 ,当低位片计数到 4 ,同时高位片计数到 2 时 ,用一个与非
门使两芯片同时清零 。计数器开始为另一轮新的计数 , 同时实现了
24 进制计数 。
2 、六十进制计数器
与二十四进制计数器相似 ,用两片 74ls160 实现六十进制计数
器 。当低位计数器计数到 9 后向高位进位并且低位清零 ;当高位计
数到 5 ,同时低位出现进位后 ,利用与非门实现向下一级的进位 ,
同时高低位全部清零 ,计数器开始新一轮的计数 ,实现六十进制
数 。
.专业 .整理 .
下载可编辑
四、设计方案
1、 电子钟由石英晶体振荡器 、分频器 、计数器 、译码器 、显示器 、
校时电路组成 。
石英晶体振荡器产生的喜好经过分频器作为秒脉冲 ,秒脉冲进
入计数器 ,计数器结果通过时分秒译码器显示时间 。数字钟框图如
图所示 :
23 59 59
译码器 译码器 译码器
您可能关注的文档
最近下载
- 2025最新初一道德与法治思维导图全套.docx VIP
- 二年级口算题.doc VIP
- 九年级科学上册第4章代谢与平衡知识点归纳(新版)浙教版.pdf VIP
- 2025中国热带农业科学院海口实验站第一批招聘21人笔试题库(第1号)附答案解析.docx VIP
- SULZER苏尔寿MBN-RO 多级节段式高压离心泵产品手册.pdf
- 小学六年级语文(小升初)修改病句专项练习题(含答案) .pdf VIP
- 北京市西城区八年级上学期期末数学试题及答案.pdf VIP
- 一年级语文下册写字表笔画笔顺组词造句(打印版).pdf VIP
- 2025年综合类-心理治疗(师)-专业知识历年真题摘选带答案(5卷-选择题).docx VIP
- 二年级口算题.pdf VIP
原创力文档

文档评论(0)