数字设计组合逻辑电路BCD加法器课程设计报告.docxVIP

  • 19
  • 0
  • 约3.92千字
  • 约 6页
  • 2021-02-16 发布于天津
  • 举报

数字设计组合逻辑电路BCD加法器课程设计报告.docx

数字电路课程设计报告姓名张华博学号选课号指导老师张刚组合逻辑电路课程设计位码加法运算器的实现使用芯片及与或非门器件设计一个电路实现位加法运算画出电路逻辑图并进行仿真注是位二进制先行进位加法器输入端有输出端有其功能大致可以表示为为多路复用器输入端有输出端有其功能为二分析位码加法器即位进制加法器记两加数分别为进位为和为对十进制有个位个位个位个位他位十位位个位位叫他百位饰位位位千位楼白位易知各数位运算规则基本相同所以设计加法器时可先独立设计位即十进制一位加法器设计求和结果的不同表示形式如下表使用求和后

数字电路 |?? 课程设计报告 姓名: 张华博 学号;2011091010004 选课号: 132 指导老师: 张刚 组合逻辑电路课程设计 16位BCD码加法运算器的实现 使用芯片74x283. 74x157及与、或、非门器件设计一个电路,实现16位BCD加法运算。 画出电路逻辑图,并/I] Verilog HDL进行仿真。 注: 74x283是4位二进制先行?进位加法器,输入端有:Cin、A[3:0]、B[3;0];输出端有: Cout、 S[3: 0]: 其功能大致可以表示为:(Cout. S1=A+B+Cin 74x157为多路复用器,输入端有:S、A[3: 0]、B[3: 0]:输出

文档评论(0)

1亿VIP精品文档

相关文档