自顶向下的设计方法.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
自顶向下的设计方法;图 1自顶向下与自底向上的比较; 采用自顶向下的设计方法的优点是显而易??的。 由于整个设计是从系统顶层开始的, 结合模拟手段, 可以从一开始就掌握所实现系统的性能状况, 结合应用领域的具体要求, 在此时就调整设计方案, 进行性能优化或折衷取舍。 随着设计层次向下进行, 系统性能参数将得到进一步的细化与确认, 并随时可以根据需要加以调整, 从而保证了设计结果的正确性, 缩短了设计周期。 设计规模越大, 这种设计方法的优势越明显。 自顶向下的设计方法的缺点是需要先进的EDA设计工具和精确的工艺库的支持。 ;在EDA设计系统中, 我们用HDL语言将系统的硬件电路自上而下地划分为三个层次: 系统级描述 RTL级描述 逻辑综合;自顶向下的基本设计流程; 第二层:RTL级描述 寄存器传输描述(Register Transfer Level),导出系统逻辑表达式,才能映射到由具体逻辑元件组成的硬件结构 软件工具:提供RTL级编程环境(HDL语言) RTL级仿真;大家有疑问的,可以询问和交流;自顶向下的基本设计流程;图 3 EDA技术的设计层次;中国宿迁网 ; 采用上述设计方法在对FPGA(现场可编程门阵列)器件进行现场集成开发时, 包括设计准备, 设计输入, 功能仿真, 设计处理, 时序仿真和器件编程、 测试等七个步骤。 其设计流程如图3所示。

文档评论(0)

kch + 关注
实名认证
文档贡献者

教师资格证持证人

该用户很懒,什么也没介绍

领域认证该用户于2023年10月08日上传了教师资格证

1亿VIP精品文档

相关文档