lvpecl详细讲解说课材料.pdfVIP

  1. 1、本文档共3页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
LVPECL 详细讲解 LVPECL即 Low Voltage Positive Emitter-Couple Logic ,也就是 低压正发射极耦合逻辑 ,使 用 3.3V 或 2.5V 电源, LVPECL是由 PECL演变而来的, PECL即 Positive Emitter-Couple Logic , 也就是 正发射极耦合逻辑 的意思,使用 5.0V 电源,而 PECL是由 ECL演变而来的, ECL 即 Emitter-Couple Logic,也就是 发射极耦合逻辑 ,ECL有两个供电电压 VCC 和 VEE。当 VEE 接 地时, VCC接正电压时,这时的逻辑称为 PECL;当当 VCC接地时, VEE接负电压时,这时的 逻辑成为 NECL,VEE一般接 -5.2V 电源;一般狭义的 ECL就是指 NECL。 ECL分类: ECL/PECL/LVPECL逻辑的优点: 1. 输出阻抗低 (6~8ohm) ,输出阻抗高 (可以看作无穷大 ),所以驱动能力特别强,它可以驱动 50~130ohm 特征阻抗的传输线而交流特性并没有明显的改变。由于驱动能力强,所以支持 更远距离的传输,所以背板走线或长线缆传输基本上都使用 ECL逻辑。 2. ECL器件对电压和温度的变化不如 TTL 和 CMOS器件敏感, ECL时钟驱动器产生的各路时 钟的并发性更好, skew 更小。 3. 相对于同为差分信号的 LVDS,ECL支持的速率更高,受工艺的限制, LVDS的逻辑很少有 高于 1.5GHz 的应用,而 ECL可以应用高于 10GHz 的场合,可以说,高于 5GHz 的场合,基 本上是 ECL和 CML 的天下。 在所有的数字电路中, ECL的工作速度最高,其延时小于 1ns, 在中小规模集成电路,高速,超高速数字系统和设备中应用。 4. 对传输线阻抗的适应范围更宽。 LVDS属于电流型驱动,其终端的 100ohm 匹配电阻兼有 产生电压的功能。因此,为了不改变信号的摆幅,终端电阻的阻值必须取 100ohm ,为了保 证较好的信号完整性, LVDS的传输线阻抗也必须精确控制在 50ohm ,否则容易产生反射等 SI 问题。 ECL/PECL/LVPECL逻辑的缺点: 跟它的优点一样, ECL的缺点也很明显,那就是功耗大,噪声容限小,抗干扰能力弱。 ECL电路的逻辑摆幅只有 0.8V,直流噪声容限只有 200mV 。可以说, ECL的高速性能是用高 功耗、低噪声容限为代价换来的。 PECL的标准输出负载是 50ohm 至 VCC-2V的电平上,在这种负载条件下, OUT+与 OUT- 的静态电平典型值为 VCC-1.3V,OUT+与 OUT-的输出电流为 14mA 。 PECL的输出电路结构: PECL 的输入是一个具有高输入阻抗的差分对,该差分对的共模电压需要偏置到 VCC-1.3V,这样允许的输入信号电平动态最大。有的芯片在内部已经集成了偏置电路,使用 时直接连接即可,有的芯片没有加,使用时需要在芯片外部加直流偏置。 PECL的输入电路结构: PECL的逻辑电平指标:

您可能关注的文档

文档评论(0)

151****0277 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档