74ls175集成寄存器引脚图及功用.docVIP

  1. 1、本文档共2页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
PAGE PAGE 1 74ls175集成寄存器引脚图及功用 寄存器是核算机和别的数字系统顶用来存储代码或数据的逻辑部件。它的首要构成有些是触发器。一个触发器能存储1位二进制代码,所以要存储n位二进制代码的寄存器就需求用n个触发器构成。 一个4位的集成寄存器74LS175的逻辑电路图和引脚图别离如图1(a)、(b)所示。其间,RD是异步清零操控端。在往寄存器中寄存数据或代码之前,有必要先将寄存器清零,否则有或许犯错。1D~4D是数据输入端,在CP脉冲上升沿作用下,1D~4D端的数据被并行地存入寄存器。输出数据能够并行从1Q~4Q端引出,也能够并行从1Q~4Q端引出反码输出。 图1集成寄存器74LS175(a)逻辑电路图(b)引脚图74LS175的功用如表1所示。 表174LS175的功用表输入输出RDCP1D2D3D4D1Q2Q3Q4QL;x;;x;;x;;x;;x;LLLLHuarr;1D2D3D4D1D2D3D4DHH;x;;x;;x;;x;保持HL;x;;x;;x;;x;保持上面介绍的寄存器只需寄存数据或代码的功用。有时为了处理数据,需求将寄存器中的各位数据在移位操控信号作用下,顺次向高位或向低位移动1位。具有移位功用的寄存器称为移位寄存器。

文档评论(0)

松鼠知识分享 + 关注
实名认证
文档贡献者

松鼠知识分享

1亿VIP精品文档

相关文档