数字电路第三章 时序逻辑电路的分析与设计.pptVIP

数字电路第三章 时序逻辑电路的分析与设计.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
本资源来源于互联网,版权为原作者所有。若侵犯到您的版权,请提出指正,我们将立即删除。

第三章 时序逻辑电路的分析与设计 吴 量 Email: wuliang@ccut.edu.cn 目 录 概述 3.1 时钟同步状态机的分析 3.2 时钟异步状态机的分析 3.3 时钟同步状态机的设计 时序逻辑电路——概述 一、时序逻辑电路的特点 1、逻辑功能特点 时序电路在任何时刻的稳定输出,不仅与该时刻的输入信号有关,而且还与电路原来的状态有关。 2、组成特点 时序逻辑电路——概述 二、时序逻辑功能的表示方法 1、逻辑表达式 X:现在输入信号 Y:现在输出信号 W:存储电路现在输入信号 Q:存储电路现在输出信号 输出方程 Y(tn) =F[ X(tn),Q(tn) ] 驱动方程 W(tn) =G[ X(tn),Q(tn) ] 状态方程 Q(tn+1) =H[ W(tn),Q(tn) ] Clock Signal (时钟 信号) (输入) X(tn) Q(tn) W(tn) Y(tn) 时序逻辑电路——概述 二、时序逻辑功能的表示方法 1、逻辑表达式 输出方程 (output equation):由当前状态和当前输入决定 Y(tn) =F[ X(tn),Q(tn) ] 驱动方程(激励方程, excitation equation): 由当前状态和当前输入决定 W(tn) =G[ X(tn),Q(tn) ] 状态方程 (转移方程,transition equation): 由激励信号得到下一状态 Q(tn+1) =H[ W(tn),Q(tn) ] 时序逻辑电路——概述 2、状态表、卡诺图、状态图和时序图 只要注意到,在时序电路中,时序电路的现态和次态是由构成该时序电路的触发器的现态和次态分别表示的,那么就不难根据上一章中介绍过的有关方法,列出时序电路的状态表(对应特性表),画出时序电路的卡诺图、状态图和时序图。更具体的作法将在后面结合具体电路进行说明。 时序逻辑电路——概述 三、时序逻辑电路一些基本概念 状态机(state machine):用触发器构造电路,对时序电路的通称; 时钟(clocked):这些存储元件采用了一个时钟输入; 时钟周期(clock period):两次连续同向转换之间的时间; 时钟频率(clock frequency):时钟周期的倒数; 同步(synchronous):构成状态机的所有触发器都是用同一时钟信号; 异步(asynchronous):构成状态机的触发器使用不同的时钟信号。 时序逻辑电路——概述 四、时序逻辑电路分类 1、按各触发器变化是否同步分为同步时序电路和异步时序电路 同步时序电路——时钟同步状态机 各触发器状态的变化都在同一时钟信号作用下同时发生。 异步时序电路——时钟异步状态机 各触发器状态的变化不是同步发生的,有的先翻转,有的后翻转。 2、按电路输出信号特性分为Mealy型和Moore型 Mealy型(米利)——输出不仅与触发器现态有关,还决定于电路的输入。 Moore型(摩尔)——输出仅决定于电路的现态。 时序逻辑电路——概述 Moore机:输出只与状态有关 Mealy机:输出取决于状态和输入 3.1时钟同步状态机的分析 3.1.1 时序电路的基本分析方法 给定时序逻辑电路,待求的是状态表、状态图或时序图。 步骤: 给定时序电路 输出方程 驱动方程 计算 时钟方程 状态方程 时序图 状态图 状态表 特性方程 CP触发沿 3.1时钟同步状态机的分析 输出 输入 时钟信号 FF0 FF1 3.1时钟同步状态机的分析 2、由电路得到驱动方程 D0 = Q0n·EN’ + Q0n’·EN D1 = Q1n·EN’ + Q1n’·Q0n·EN + Q1n·Q0n’·EN 1、时钟方程 CLK0=CLK1=CLK 3、由电路得到输出方程 MAX = Q1n·Q0n·EN 4、由驱动方程和触发器特性方程 得到状态方程 D触发器特性方程:Qn+1= D Q0n+1 = Q0n·EN’ + Q0n’·EN Q1n+1 = Q1n·EN’ + Q1n’·Q0n·EN + Q1n·Q0n’·EN 3.1时钟同步状态机的分析 5、由状态方程和输出方程得到状态表 0 0 1 1 0 1 1 0 0 1 0 1 1 0 1 0 0 0 0 0 0 0 0 1 Q0n+1 = Q0n·EN’ + Q0n’·EN Q1n+1 = Q1n·EN’ + Q1n’·Q0n·EN + Q1n·Q0n’·EN 状态表 MAX = Q1n·Q0n·EN 3.1时钟同步状态机的分析 5、由状态方程和输出方程得到状态表 0 0 1

文档评论(0)

beoes + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档