- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验一 QUARTUSII 软件安装,基本界面设计入门
一, 实验目的:
QUARTUSII 是 Altera 公司提供的 EDA 工具,是当今业界最优秀的 EDA 设计工
具之一。提供了一种与结构无关的设计环境,使得电子设计人员能够方便地进行设计
输入,快速处理的器件编程。通过本次实验使学生熟悉 QUARTUSII 软件的安装,基
本界面及基本操作,并练习 QUARTUS 的图形编辑器绘制电路图。
二,实验内容:
1,安装 QUARTUSII 软件;
2,熟悉 QUARTUSII 基本界面及操作;
3,通过一个 4 位全加器的设计实例来熟悉采用图形输入方式进行简单逻辑设计的
步骤。
三,实验仪器:
1,PC 机一台;
2,QUARTUSII 软件;
3,EDA 实验箱。
四,实验原理:
4 位加法器是一种可实现两个 4 位二进制数的加法操作的器件。输入两个 4 位二
进制的被加数 A 和 B, 以及输入进位 Ci ,输出为一个 4 位二进制和数 D 和输出进位制
C0 。
半加操作就是求两个加数 A 、B 的和,输出本位和数 S 及进位数 C。全加器有 3
位输入,分别是加数 A 、B 和一个进位 Ci 。将这 3 个数相加,得出本位和数(全加和
数) D 和进位数 C0、全加器由两个半加器和一个或门组合。
五,实验步骤:
安装 QUARTUSII 软件;
因为实验时我的机器已经有 QUARTUSII 软件。所有我并没有进行安装软件的操作。
设计半加器:
在进行半加器模块逻辑设计时,采用由上到下的设计方法,在进行设计输入时,需要
由下至上分级输入,使用 QuartusIIGraphic Editor 进行设计输入的步骤如下:
1、为本项目设计建立文件夹
假设本项目的文件夹取名为 adder,路径为 d:\adder
2、输入设计项目和存盘
原理编译器输入流程如下:
(1) 打开 Quatus 2,选菜单 ,在弹出的 new 对话框中选择 Device Design Files
页的原理图文件编译器输入项 Block Diagram/Schematic File 如下图:
按 OK 键后将打开原理图编译器窗口 ,如下图:
(2) 在编译器窗口中的任何一个位置上右击鼠标,将出现快捷菜单,选择
其中的输入元件项 insert--symbol,于是将弹出如下图所示的输入元件的对
话框。
(3) 单击按钮“ ”,找到基本元件库路径
e:\altera\quartus60\libraies\primitives\logic 项,选择需要的元件, 单击 “打开”
按钮,此元件即显示在窗口中,然后单击 symbol 窗口的 OK 按钮,即可将
元件调入原理图编译器窗口中。
同样将调用元件 and2 ,nor , not , 还有输入和输出 input ,output 也都调用到
工作框中如图:
然后接着连线,把他们的引脚分别改为: a, b , co, so。
(4 ) 选择菜单 as,选择刚才为自己的工程建立的目录 d:\adder.bdf 设置
成可调用的元件。如下图:
3、 将设计项目设置成可调用的元件
为了构成全加器的顶层设计,必须将以上设计的半加器 h_adder.bdf设置
可调用的元件。方法如下图所示;选择菜单
原创力文档


文档评论(0)