- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
;第20章 目录; 数字电路所研究的问题和模拟电路相比有以下几个主要不同点: ;;脉冲信号是指作用时间很短的突变电压或电流;tr;第20章20.1;第20章20.2;晶体管的输出特性;IC(mA );第20章20.2;第20章20.2;第20章
20.3;1.与逻辑关系 : 当决定事件的各个条件全部具备之后,事件
才会发生。;A;;20.3.2 二极管与门电路; +12v;设 uA= uB= uC= 3V; +12v;设 uA= 3V,uB= uC= 0V
则 DA导通;DA;DA;DA;20.3.4 非门电路;;1. 与门和非门构成与非门 ;4. 异或门 ;;;;由以上分析可知:
当输入端A、B、C均为高电平时,输出端Y为
低电平。当输入端A、B、C中只要有一个为低电
平,输出端就为高电平,正好符合与非门的逻辑关系。;;A
B;;A+A=1 A+A=A A ? A=0 A ? A=A A=A;例 :证明AB+AC+BC=AB+AC;2. 逻辑代数式;(1)最小项;③最小项编号; 将逻辑函数的最小项按一定规律填入一个方框
内,此方框称为卡诺图。;A;;;如果是四个几何相邻单元取值同为1,
则可以合并,并消去两个变量。
;如果是八个相邻单元取值同为1,
则可以合并,并消去三个变量。
;利用对称相邻性化简举例;利用对称相邻性化简举例;用卡诺图化简逻辑函数的步骤:;用卡诺图化简遵循的原则:
(1)每个矩形组应包含尽可能
多的最小项;
(2)矩形组的数目应尽可能
少;
(3)各最小项可以重复使用,
即同一个单元可以被圈
在不同的矩形组内;
(4)所有等于1的单元都必须
被圈过;
(5)可以利用约束项。;;;;已知组合逻辑电路图,确定它们的逻辑功能。;;例:分析下图逻辑电路的功能。;根据给定的逻辑要求,设计出逻辑电路图。;三
人
表
决
电
路;;;例:设计一个可控制的门电路,要求:当控制端
E=0时,输出端 Y=AB;当E=1时,输出端 Y=A+B;20.8 加法器; 被加数、加数以及低位的进位三者相加称 为“全加”,实现全加操作的电路叫做 全加器。;;例:试构成一个三位二进制数相加的电路;例:试用74LS183构成一个四位二进制数相加
的电路;例:用全加器构成五人表决 电路;20.9 编 码 器;编 码 器 电 路;数字集成编码器T1147; 译码是编码的反过程,将二进制代码按编码时的原意翻译成有特定意义的输出量。;;A2 A1 A0
;; 任何一个三输入变量的逻辑函数都可以用74LS138
和一个与非门来实现。 ;20.10.2 显示译码器;74LS248;74LS248七段字形显示译码器的真值表;
文档评论(0)