《半导体集成电路》考试题目及参考答案要点.pdf

《半导体集成电路》考试题目及参考答案要点.pdf

  1. 1、本文档共86页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第一部分 考试试题 第 0 章 绪论 1.什么叫半导体集成电路? 2.按照半导体集成电路的集成度来分,分为哪些类型,请同时写出它们对应的英文缩写? 3.按照器件类型分,半导体集成电路分为哪几类? 4.按电路功能或信号类型分,半导体集成电路分为哪几类 ? 5.什么是特征尺寸?它对集成电路工艺有何影响 ? 名词解释:集成度、 、 、摩尔定律? 6. wafer size die size 第 1 章 集成电路的基本制造工艺 1.四层三结的结构的双极型晶体管中隐埋层的作用? 2.在制作晶体管的时候,衬底材料电阻率的选取对器件有何影响?。 3.简单叙述一下 pn 结隔离的 NPN 晶体管的光刻步骤? 4.简述硅栅 p 阱 CMOS 的光刻步骤? 5.以 p 阱 CMOS 工艺为基础的 BiCMOS 的有哪些不足? 6.以 N 阱 CMOS 工艺为基础的 BiCMOS 的有哪些优缺点?并请提出改进方法。 7. 请画出 NPN 晶体管的版图,并且标注各层掺杂区域类型。 8.请画出 CMOS 反相器的版图,并标注各层掺杂类型和输入输出端子。 第 2 章 集成电路中的晶体管及其寄生效应 1.简述集成双极晶体管的有源寄生效应在其各工作区能否忽略?。 2. 什么是集成双极晶体管的无源寄生效应? 3. 什么是 MOS 晶体管的有源寄生效应? 4. 什么是 MOS 晶体管的闩锁效应,其对晶体管有什么影响 ? 5. 消除“ Latch-up ”效应的方法? 6.如何解决 MOS 器件的场区寄生 MOSFET 效应? 7. 如何解决 MOS 器件中的寄生双极晶体管效应? 第 3 章 集成电路中的无源元件 1.双极性集成电路中最常用的电阻器和 MOS 集成电路中常用的电阻都有哪些? 2.集成电路中常用的电容有哪些。 3. 为什么基区薄层电阻需要修正。 4. 为什么新的工艺中要用铜布线取代铝布线。 5. 运用基区扩散电阻,设计一个方块电阻 200 欧,阻值为 1K 的电阻,已知耗散功率为 20W /c ㎡ , 该电阻上的压降为 5V, 设计此电阻。 第 4 章 TTL 电路 1.名词解释 1 电压传输特性 开门/ 关门电平 逻辑摆幅 过渡区宽度 输入短路电流 输入漏电流 静态功耗 瞬态延迟时间 瞬态存储时间 瞬态上升时间 瞬态下降时间 瞬时导通时间 2. 分析四管标准 TTL 与非门(稳态时)各管的工作状态? 3. 在四管标准与非门中,那个管子会对瞬态特性影响最大,并分析原因以及带来那些困难。 4. 两管与非门有哪些缺点,四管及五管与非门的结构相对于两管与非门在那些地方做了改 善,并分析改善部分是如何工作的。四管和五管与非门对静态和动态有那些方面的改进。 5. 相对于五管与非门六管与非门的结构在那些部分作了改善, 分析改进部分是如何工作的。 6. 画出四管和六管单元与非门传输特性曲线。并说明为什么有源泄放回路改善了传输特性 的矩形性。 7. 四管与非门中,如果高电平过低,低电平过高,分析其原因,如与改善方法,请说出你 的想法。 8. 为什么 TTL 与非门不能直接并联? 9. OC 门在结构上作了什么改进,它为什么不会出现 TTL 与非门并联的问题。 第 5 章 MOS 反相器 1. 请给出 NMOS 晶体管的阈值电压公式,并解释各项的物理含义及其对阈值

文档评论(0)

tianya189 + 关注
官方认证
内容提供者

该用户很懒,什么也没介绍

认证主体阳新县融易互联网技术工作室
IP属地湖北
统一社会信用代码/组织机构代码
92420222MA4ELHM75D

1亿VIP精品文档

相关文档