Microchip PIC32MZ 32位MCU嵌入连接解决方案.docVIP

Microchip PIC32MZ 32位MCU嵌入连接解决方案.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
精品 Word 可修改 欢迎下载 最新 精品 Word 欢迎下载 可修改 精品 Word 可修改 欢迎下载 Microchip PIC32MZ 32位MCU嵌入连接解决方案 Microchip公司的PIC32MZ是200MHz 32位嵌入联MCU,具有高达2MB闪存,512KB RAM, 10/100以太网MAC,高速USB MAC/PHY和两个CAN端口,处理器性能高达330 DMIPS和3.28 CoreMark/MHz,支持WQVGA图像,可用新一代嵌入设备.本文介绍了PIC32MZ主要特性和框图, MIPS32reg; microAptiv微处理器核主要特性和框图,以及PIC32MZ嵌入式连接(CE)入门板主要特性,电路图,材料清单和PCB元件布局图.The PIC32MZ Embedded Connectivity family of 200 MHz 32-bit microcontrollers feature up to 2 Mbytes of flash, 512 Kbytes of RAM, a 10/100 Ethernet MAC, Hi-Speed USB MAC/PHY, and dual CAN ports. The processors yield 330 DMIPS and 3.28 CoreMark/MHz performance, with an interrupt latency of only 10 clock cycles, and have direct support for a WQVGA graphics.The chips are said to have class-leading code density and have a 28 Ms/s 12-bit A/D converter and a crypto engine with a random number generator. They use Imaginationrsquo;s MIPS microAptiv core, which includes 159 DSP instructions that enable algorithms with up to 75% fewer cycles than previous MCU versions. QFN, TQFP, VTLA, and LQFP packages with 64 to 144 pins are available starting in December and priced from 6.68 ea/10,000. A starter kit is available.PIC32MZ主要特性:Operating Conditionsbull;2.2V to 3.6V, -40ordm;C to +85ordm;C, DC to 200 MHzbull;2.2V to 3.6V, -40ordm;C to +125ordm;C (Planned)Core: 200 MHz (up to 330 DMIPS) microAptivtrade;bull;16 KB I-Cache, 4 KB D-Cachebull;MMU for optimum embedded OS executionbull;microMIPStrade; mode for up to 35% smaller code sizebull;DSP-enhanced core:-Four 64-bit accumulators-Single-cycle MAC, saturating and fractional mathbull;Code-efficient (C and Assembly) architectureClock Managementbull;0.9% internal oscillatorbull;Programmable PLLs and oscillator clock sourcesbull;Fail-Safe Clock Monitor (FSCM)bull;Independent Watchdog Timers (WDT) and Deadman Timer (DMT)bull;Fast wake-up and start-upPower Managementbull;Low-power modes (Sleep and Idle)bull;Integrated Power-on Reset and Brown-out ResetMemory Interfacesbull;50 MHz External Bus In

您可能关注的文档

文档评论(0)

189****5087 + 关注
官方认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:7102116031000022
认证主体仪征市思诚信息技术服务部
IP属地江苏
统一社会信用代码/组织机构代码
92321081MA278RWX8D

1亿VIP精品文档

相关文档