数字电子钟课程设计报告.docxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
华南农业大学 电子技术课程设计 数字电子钟电路 张杰华( 200730460324) 张立群( 200730460325) 张敏敏( 200730460326) 07 自动化 班级: 3 组别: 8 指导老师:魏玉 2009 年 6 月 理 理 摘要 在生活中的各种场合经常要用到电子钟, 现代电子技术的飞跃发展, 各类智能化产 品相应而出,数字电路具有电路简单、可靠性高、成本低等优点,本设计就以数字电路 为核心设计智能电子钟。 数字钟是采用数字电路实现对时 , 分,秒数字显示的计时装置 , 广泛用于个人家庭 , 车站, 码头办公室等公共场所 , 成为人们日常生活中不可少的必需品 , 由于数字集成电 路的发展和石英晶体振荡器的广泛应用 ,使得数字钟的精度 , 运运超过老式钟表 , 钟表 的数字化给人们生产生活带来了极大的方便,而且大大地扩展了钟表原先的报时功能。 因此,研究数字钟及扩大其应用,有着非常现实的意义。本设计电路由计时电路、动态 显示电路、控制电路、显示电路等部分组成,在数码管上显示 24 小时计时的时刻,具 有清零、保持、校时、报时的功能,并在此基础上增加了星期显示的功能。 数字钟计时的标准信号应该是频率相当稳定的 1HZ 秒脉冲,所以要设置标准时间 源。数字钟计时周期是 24 小时,因此必须设置 24 小时计数器,应由模为 60的秒计数 器和分计数器及模为 24 的时计数器组成,秒、分、时由七段数码管显示。为使数字钟 走时与标准时间一致, 校时电路是必不可少的。 设计中采用开关控制校时直接用秒脉冲 先后对“时”,“分”计数器进行校时操作。能进行整点报时,在从 59分 50秒开始, 每隔 2 秒钟发出一次“嘟”的信号,连续五次,此信号结束即达到正点。 关键字 振荡器 分频器 译码器 计数器 校时电路 报时电路 目录 1 义 . . . 设 计 目 4 的 、、八 意 2 在线 编 程 电 路 和实 物 图. . . . 5 3 设 计 方 案. . . . 12 3.1 发 射 模 块 的 方 案. . . . 12 3.2 接 收 模 块 的 方 案. . . . 12 4 硬 件 分 析 及 设 计. . . . 12 4.1 发 射 模 块 原 理. . . . 12 4.2 接 收 模 块 原 理. . . . 14 4.3 存 储 模 块 原 理. . . . 14 4.4 液 晶 显 示 模块 原 15 计 5.1 言 . . . . 编 程 13 语 5.2 主要 程 序 说明 及流 程 图 14 6 功 能 分 析 及 总 结. . . . 15 参 考 文 献. . . . 16 1 设计任务 设计制作一个数字电子钟。 课程性质 数字逻辑课程设计 课程目的 数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有 更高的准确性和直观性, 且无机械装置,具有更长的使用寿命, 因此得到了广泛的使用。 数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。 因此,我们此次设计与制作数字钟就是为了了解数字钟的原理,从而学会制作数字 钟,由数字钟的制作过程进一步了解各种中小规模集成电路的引脚的安排和各芯片的逻 辑功能及使用方法, 再通过使用 Proteus 仿真技术,实际运用能力, 独立完整地设计具 有一定功能的电子电路。 设计要求 .1 设计指标 (1) 时间计数电路采用 24进制,从 00 开始到 23后再回到 00; (2) 各用 2 位数码管显示时、分、秒; (3) 具有手动校时、校分功能,可以分别对时、分进行单独校正; (4)计时过程具有报时功能,当时间到达整点前 10秒开始,蜂鸣器响 1秒停1秒地响 5 次; 1.3.2 设计相关提示 (1)为了保证计时的稳定及准确,须由晶体振荡器提供时间基准信号; (2)数字钟由振荡器、计数器、译码器和显示器电路所组成; (3)振荡器产生的时钟信号经过分频器形成 1 秒信号,秒信号输入计数器进行计数, 并把累计结果以“时” 、“分”、“秒”的数字显示出来。 方案对比 方案一:(附录一) (1)采用晶体振荡器 晶体振荡器电路给数字钟提供一个频率稳定准确的 32768Hz的方波信号,可保证 数字钟的走时准确及稳定。 (2)用CD4060计数作分频器 数字钟的晶体振荡器输出频率较高,为了得到1Hz的秒信号输入,需要对振荡器的 输出信号进行分频。CD4060在数字集成电路中可实现的分频次数最高,而且 CD4060还 包含振荡电路所需的非门,使用更为方便。 CD4060计数为14级2进制计数器,可以将 32768HZ的信号分频为2HZ其次CD4060的时钟输入端两个串接的非门,因此可以直接 实现振荡和分频的功能。 (3)采用

文档评论(0)

cooldemon0602 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档