- 1、本文档共7页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
PAGE
PAGE 1
P0-P3口的结构和原理
1.输入/输出引脚P0、P1、P2、P3
(1)P0口(P0.0-P0.7,39-32脚):
P0口是一个双功能的8位并行端口,字节地址为80H,位地址为80H~87H。端口的各位具有完全相同但又相互独立的电路结构,P0口某一位的位电路结构如图所示。
1.位电路结构
P0口某一位的电路包括:
(1)一个数据输出锁存器,用于数据位的锁存。
(2)两个三态的数据输入缓冲器,分别是用于读锁存器数据的输入缓冲器和读引脚数据的输入缓冲器。
(3)一个多路转接开关MUX,它的一个输入来自锁存器的端,另一个输入为“地址/数据”信号的反相输出。MUX由
文档评论(0)