数字电子技术_4套期末试卷_含答案解读.pdfVIP

  • 78
  • 0
  • 约1.88万字
  • 约 28页
  • 2021-08-27 发布于湖南
  • 举报

数字电子技术_4套期末试卷_含答案解读.pdf

《数字电子技术基础》 ( 第一套 ) 一、填空题: (每空1 分,共 15 分) 1.逻辑函数 Y AB C 的两种标准形式分别为( )、( )。 2.将 2004 个“ 1”异或起来得到的结果是( )。 3.半导体存储器的结构主要包含三个部分,分别是( )、( )、( )。 4.8 位 D/A 转换器当输入数字量 5v 。若只有最低位为高电平,则输出电压为( ) v ;当输入为 则输出电压为( )v 。 5.就逐次逼近型和双积分型两种 A/D 转换器而言, ( )的抗干扰能力强, ( )的转换速度快。 6.由 555 定时器构成的三种电路中, ( )和( )是脉冲的整形电路。 7.与 PAL 相比, GAL 器件有可编程的输出结构,它是通过对( )进行编程设定其( )的 工作模式来实现的,而且由于采用了( )的工艺结构,可以重复编程,使它的通用性很好,使 用更为方便灵活 。 二、根据要求作题: (共15 分) 1. 将逻辑函数 P=AB+AC 写成“与或非”表达式,并用“集电极开路与非门”来实现。 2. 图 1、2 中电路均由 CMOS 门电路构成,写出 P、Q 的表达式,并画出对应 A 、B、C 的 P、Q 波形。 三、分析图 3 所示电路: (10 分) 1)试写出 8 选 1 数据选择器的输出函数式; 2 )画出 A2 、A1 、A0 从 000~111连续变化时, Y 的波形图; 3 )说明电路的逻辑功能。 1 四、设计“一位十进制数”的四舍五入电路(采用 8421BCD 码)。要求只设定一个输出,并画出用最少 “与非门”实现的逻辑电路图。 (15 分) 五、已知电路及 CP、A 的波形如图 4(a) (b)所示,设触发器的初态均为“ 0”,试画出输出端 B 和 C 的波 形。 (8 分) B 2 C 六、用 T 触发器和异或门构成的某种电路如图 5(a)所示,在示波器上观察到波形如图 5(b)所示。试问该 电路是如何连接的?请在原图上画出正确的连接图,并标明 T 的取值。 (6 分) 七、图 6 所示是 16*4 位 ROM 和同步十六进制加法计数器 74LS161 组成的脉冲分频电路。 ROM 中的数 据见表 1 所示。试画出在 CP 信号连续作用下的 D3、D2、D1、D0 输出的电压波形,并说明它们和 CP 信号频率之比。 (16 分 ) 3 表 1: 地址输入 数据输出 A3 A2 A1 A0 D3 D2 D1 D0 0 0 0 0 1 1 1 1 0 0 0 1 0 0 0 0 0 0 1 0 0 0 1 1 0 0 1 1 0 1 0 0

文档评论(0)

1亿VIP精品文档

相关文档