南昌大学2007~2008计算机组成原理试卷(b卷).docVIP

南昌大学2007~2008计算机组成原理试卷(b卷).doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
南昌大学 2007~2008 学年第一学期期末考试试卷 试卷编号:  12041  (B)卷 课程编号:  课程名称:  计算机组成  考试形式:  闭卷 适用班级:计算机、网络工程  05 级姓名:  学号:  班级: 学院:  专业:  考试日期: 题号 一 二 三 四 五 六 七 八 九 十 总分 累 分 人 题分 20 30 30 20 100 签名 得分 考生注意事项: 1、本试卷共 4 页,请查看试卷中是否有缺页或破损。 如有立即举手报告以便更换。 2、考试结束后,考生不得将试卷、答题纸和草稿纸带出考场。 一、 选择题 (每题 2 分,共 20 分) 得分 评阅人 在机器数 ___B___中,零的表示是唯一的。 A 原码 B 补码 C 移码 D 反码 定点 16 位字长的字,采用 2 的补码形式表示时,一个字所能表示的整数范围 __A____。 A - 215 — +( 215 –1) B -(215 –1)— +(215 –1) C -(215 + 1)— +215 D -215 — +215 某机字长 32 位,存储容量 64MB ,若按字编址,它的寻址范围是 __C____。 A 8MB 16MBC 16M D 8MB 4. 四片 74181ALU 和 1 片 74182CLA 器件相配合,具有如下进位传递功能 __B____。 A 行波进位 ; B 组内先行进位,组间先行进位 ; C 组内先行进位,组间行波进位 ; D 组内行波进位,组间先行进位 ; 指令周期是指 __C____。 CPU 从主存取出一条指令的时间 ; CPU 从主存取出一条指令加上 CPU 执行这条指令的时间 ; 时钟周期时间 ; 双端口存储器所以能高速进行读 / 写,是因为采用 __B____。 A 高速芯片 B 两套相互独立的读写电路 C 流水技术 D 新型器件 7. 在微型机系统中,外围设备通过 _A____与主板的系统总线相连接。 A 适配器 B 设备控制器 C 计数器 D 寄存器 8. 为确定下一条微指令的地址,通常采用断定方式,其基本思想是 _C_____。 A 用程序计数器 PC 来产生后继微指令地址 B 用微程序计数器 μ PC来产生后继微指令地址 通过微指令顺序控制字段或判别字段控制产生后继微指令地址 通过指令中指定一个专门字段来控制产生后继微指令地址 具有自同步能力的记录方式是 ___B___。 A NRZ0 B NRZ1 C RZ D MFM 在单级中断系统中, CPU 一旦响应中断,则立即关闭 __C____标志,以防本次中断服务结束前同级的其他中断源产生另一次中断进行干扰。 A 中断允许 B 中断请求 C 中断屏蔽 D 中断保护 二、  填空题  (每空  2 分,共  30 分) 得分  评阅人 移码表示法主要用于表示 __浮点数 ____数的阶码 E,以利于比较两个 ___指___数的大小和 ___对阶 ___操作。 对存储器的要求是 __容量大 ____, _速度快 _____, _成本低 _____。为了解决这方面的矛盾,计算机采用多级存储体系结构。 CPU 中至少有如下六类寄存器 __指令 ____寄存器, __程序 ____计数器, _地址 _____寄存器,通用寄存器,状态条件寄存器,缓冲寄存器。 在计算机系统中,多个系统部件之间信息传送的公共通路称为 __总线 ____。就其所传送信息的性质而言,在公共通路上传送的信息包括数据、 _地址 _____、_控制 _____信息。 并行处理技术已成为计算计技术发展的主流。它可贯穿于信息加工的各个步骤和 阶段。概括起来,主要有三种形式 _时间 _____并行; 空间 ______并行; _时间 + 空间 _____并行。 三、 计算题 (每题 10 分,共 30 分) 得分 评阅人 1、CPU 执行一段程序时, cache完成存取的次数为 3800 次,主存完成存取的次数为 200 次,已知 cache存取周期为 50ns,主存为 250ns,求 cache / 主存系统的效率和平均访问时间。 解 :命中率 H = N e / ( NC + N m) = 3800 / (3800 + 200) = 0.95 ( 2 分) 主存慢于 cache 的倍率 : r = t m / tc = 250ns / 50ns = 5(2 分) 访问效率 : e = 1 / [r + (1 –r)H] = 1 / [5 + (1 –5)×0.95] = 83.3 %( 3 分) 平均访问时间 : ta = t c / e = 50ns / 0.833 = 60ns( 3 分

文档评论(0)

wyl1921 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档