数字电路实验流程.pptxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电路实验课程;实验要求;实验简介;4;5;6;实验一 门电路逻辑功能及测试;1、测试门电路逻辑功能;2、异或门逻辑功能测试;;表 1.3;4、利用与非门控制输出 ;4、利用与非门控制输出 ;5. 与非门测试平均延迟时间;6. 用与非门组成其它门电路;表 1.4 ;6. 回答问题;实验二 组合逻辑电路的设计 及功能测试;1. 组合逻辑电路功能测试;;;2、测试用异或门(74LS86)和与非门组成的半加器的逻辑功能;;;3、测试全加器的逻辑功能;设计四人表决电路;27;课后习题;实验三 译码器和数据选择器;30;31;将74LS139译码器按图2.4接??,按表3.1输入电平分别置位,填输出状态表。;2、译码器应用;3、数据选择器的测试;4. 数据选择器的应用;输出控制;课后习题;实验四 触发器R-S,D,J-K ;1、基本R-S FF功能测试;基本R-S触发器测试;42;例子;2、维持-阻塞型D触发器功能测试 ;维持-阻塞型D触发器功能测试的实验步骤;;47;双J-K负边沿触发器74LS112的逻辑符号如4.3所示。 自拟实验步骤,测试其功能,并将结果 填入表3.3中。若令J=K=1时,CP端加连脉冲,用双踪示波器观察Q-CP端 波形,和DFF的D和端相连接时观察到的Q端的波形比较,有和异同点?;4. 触发器功能转换;6、触发器功能转换 ;实验五 时序电路测试及研究;52;53;54;55;56;2、测试40194的逻辑功能;58;59;3、用CD40194实现环形计数器;4、实现数据的串行、并行转换;课后问题;实验六 集成计数器;64;65;66;67;68;计数 ;70;计数 ;72;73;画出七进制的 有效状态状态转换图 注意进位!;75;课后习题;实验七 555定时器;实验内容;79;;81;82;83;84;85;86;87;课后习题;实验七 555时基电路;1、555时基电路功能测试;功能简图如图7.2所示,芯片的功能如表7.1所示 ;按图7.3接线,可调 电压取自电位器分 压器。按表8.1逻辑 测试其功能并记录。 ;2、555时基电路构成的多谐振荡器 ;根据上述的实验原理,充电回路的支路是R1R2C1,放电回路的支路是R2C1,将电路略加修改,增加一个电位器Rw和两个引导二极管,构成图8.5所示的占空比可调的多谐振荡器。 其占空比q为 改变Rw的位置,可调节q值。 合理选择元件参数(电位器选用22 KΩ),使电路的占空比q=0.2,调试正脉冲宽度为0.2ms. 调试电路,测出所用元件的数值,估算电路的误差。 ;3、555构成的单稳态触发器 ;4、施密特触发器;1、计数器芯片74LS160/161功能测试;完成芯片的接线, 测试74LS160或 74LS161芯片的功 能,将结果填入下 表6.1中。;2、计数器芯片74LS160/161的应用 ;实验报告内容; 课程结束

文档评论(0)

老师驿站 + 关注
官方认证
文档贡献者

专业做教案,有问题私聊我

认证主体莲池区卓方网络服务部
IP属地河北
统一社会信用代码/组织机构代码
92130606MA0GFXTU34

1亿VIP精品文档

相关文档