- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
如有侵权请联系网站删除,仅供学习交流
如有侵权请联系网站删除,仅供学习交流
仅供学习交流
仅供学习交流
60进制计数器设计32483
《60进制计加法数器的设计》
设计报告
级:应用电子1001 别:电子工程系
指导教师: 时间:2012?5?28—2012?6?1
目录
TOC \o 1-5 \h \z L概述 - 2
计数器设计目的 3
计数器设计组成 3
\o Current Document 2 ?六十进制计数器设计描述 4
设计的思路 6
2?2设计的实现 6
\o Current Document 3?六十进制计数器的设计与仿真 7
基本电路分析设计 7
计数器电路的仿真 10
4 ?总结 13
遇到的问题及解决方法 13
实验的体会与收获 14
? 1概述
计数器是一个用以实现计数功能的时序部件,它不仅可用来及脉冲数,还 常用作数子系统的定时、分频和执行数字运算以及其它特定的逻辑功能。
计数器种类很多。按构成计数器中的各触发器是否使用一个时钟脉冲源 来分,有同步计数器和异步计数器。根据计数制的不同,分为二进制计数器、 十进制计数器和任意进制计数器。根据计数器的增减趋势,又分为加法、减法 和可逆计数器。还有可预制数和可变程序功能计数器等等。目前,无论是TTL 还是CMOS集成电路,都有品种较齐全的中规模集成计数器。使用者只要借助于 器件手册提供的功能和工作波形图以及引出端的排列,就能正确运用这些器 件。
计数器在现代社会中用途中十分广泛,在工业生产、各种和记数有关电子 产品。如定时器,报警器、时钟电路中都有广泛用途。在配合各种显示器件的 情况下实现实时监控,扩展更多功能。
1」计数器设计目的
1)每隔1s,计数器增1 ;能以数字形式显示时间。
2)熟练掌握计数器的各个部分的结构。
3)计数器间的级联。
4)不同芯片也可实现六十进制。
1.2计数器设计组成
1)用两个741sl92芯片和一个与非门实现。
2)当定时器递增到59时,定时器会自动返回到00显示, 然后继续计时。
3)本设计主要设备是两个74LS160同步十进制计数器,并 且由200HZ, 5V电源供给。作高位芯片与作低芯片位之 间级联。
4)两个芯片间的级联。
? 2 ?六十进制计数器设计描述
设计的思路
1)芯片介绍:74LS192为加减可逆十进制计数器,CPU 端是加计数器时钟信号,CPD是减计数时钟信号 RD=1时无论时钟脉冲状态如何,直接完成清零功 能。RD=0, LD=0时,无论时钟脉冲状态如何,输入 信号将立即被送入计数器的输出端,完成预置数功 能。
2)十进制可逆计数器74LS192引脚图管脚及功能表
3) 74LS192是同步十进制可逆计数器,它具有双时钟输 入,并具有清除和置数等功能,其引脚排列及逻辑符 号如下所示:
如有侵权请联系网站删除,仅供学习交流
如有侵权请联系网站删除,仅供学习交流
仅供学习交流
仅供学习交流
仅供学习交流
仅供学习交流
如有侵权请联系网站删除,仅供学习交流
Vcc Po MR TCd TCu PL P2 P3(b)
Vcc Po MR TCd TCu PL P2 P3
(b)
图5-4 74LS192的引脚排列及逻辑符号
(a)引脚排列 (b)逻辑符号
图中:再为置数端,「晶为加计数端,?为为减计数端,可为非同
步进位输出端, 后为非同步借位输出端,PO、Pl、P2、P3
为计数器输入端,以为清除端,QO、QI、Q2、Q3为数据输出端。
输入
输出
MR
PL
%
P3
P2
Pl
PO
Q3
Q2
Ql
QO
1
X
X
X
X
X
X
X
0
0
0
0
0
0
X
X
d
C
b
a
d
c
b
a
0
1
1
X
X
X
X
加计数
0
1
1
X
X
X
X
减计数
4)利用两片741sl92分别作为六十进制计数器的高位和
低位,分别与数码管连接。把其中的一个芯片连接构
成十进制计数器,另一个通过一个与门器件构成一个 六进制计数器。
5)如下图:
2.2设计的实现
1)两芯片之间级联;把作高位芯片的进位端与下一级up端 连接这是由两片74LS192连接而成的60进制计数器. 低位是连接成为一个十进制计数器,它的elk端接的是 低位的进位脉冲。高位接成了六进制计数器。当输出端 为0101的时候在下个时钟的上升沿把数据置数成0000 这样就形成了进制计数器,连个级联就成为了 60进制 计数器,分别可以作为秒和分记时。
2)方案的实现:
使用200Hz时钟信号作为计数器的时钟脉冲。根据设计基理可
知,计数器初值为00,按递增方式计数,增到59时,再自动返 回到00。此电路可以作为简易数字时钟的分钟显示。下图为60 进制计数器的总体框图。
? 3?六十进制计数器的设计与仿真
31基本电路
原创力文档


文档评论(0)