组合逻辑电路分析与设计..docVIP

  • 49
  • 0
  • 约1.04千字
  • 约 7页
  • 2021-10-23 发布于山东
  • 举报
组合逻辑电路解析与设计. 组合逻辑电路解析与设计. PAGE / NUMPAGES 组合逻辑电路解析与设计. 组合逻辑电路解析与设计 一、实验原理 组合逻辑电路一般是由若干基本逻辑单元组合而成, 它的特点是输出信号仅取决于当时的输 入信号,而与电路原来所处的状态没关。 门电路是最基本的无记忆逻辑单元。在设计中,尽 量依照电路的主要特点采纳已有的拥有标准功能的中、 大规模集成芯片, 而门电路之类的小 规模芯片则用来作为各种中规模芯片之间的接口, 以协调他们的工作, 这样设计的电路工作可靠,设计者所花的时间少。 1、组合逻辑电路的解析 所谓组合逻辑电路的解析,就是依照给定的逻辑电路图,求出电路的逻辑功能。解析的主要步骤以下: 1)由逻辑图写表达式。 2)化简表达式。 3)列真值表。 4)描述逻辑功能。 2、组合逻辑电路的设计 设计一个三人表决电路,结果按“少许遵从多数”的原则决定,分别用与非门、译码器、数据选择器实现该逻辑电路。组合逻辑电路的设计步骤以下: 解析设计要求,设置输入输出变量并逻辑赋值。 列真值表。 写出逻辑表达式,并化简。 画逻辑电路图。 设三人的建议为变量 A、 B、C ,表决结果为函数 L 。对变量及函数进行以下状态赋值:对于变量 A、 B、C ,设赞成为逻辑“ 1”;不同样意为逻辑“ 0”。对于函数 L ,设事情经过为逻辑“ 1”;没经过为逻辑“ 0”。 ( 1)用与非门实现 ○1 由真值表到最简表达式,获取相应的最简表达式: ○2 由表达式可以获取悉足设计要求的由与非门实现的逻辑电路: 1)与非门实现的三人表决电路 2)用数据选择器 74LS151 实现 将数据选择器 74LS151 的地址信号 A 、B、C 作为输入量,在逻辑变换仪底端获取相应的最小项逻辑表达式 L=ABC+ABC+ABC+ABC 该表达式为乘积和形 式,当其中任意一项为 1时,L 的值为 1。 将数据选择器 74LS151 的 D0 —D7 作为控制信号,逻辑函数中出现的最小项,对应的 D 等 — 于 1,没有出现代最小项对应的 D 等于 0,能端 G=0 。 电路图以下: 2)数据选择器 74LS151 实现的三人表决电路 3)用译码器 74LS138 实现 将最小项逻辑表达式进行变换: L ABC ABC ABC ABC ABC·ABC·ABC·ABC 画出电路图以下: ( 3)译码器 74LS138 实现的三人表决电路 设计解析完成!

文档评论(0)

1亿VIP精品文档

相关文档