- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于DSP芯片的MELP声码器的算法实现
———————————————————————————————— 作者:
———————————————————————————————— 日期:
基于DSP芯片的MELP声码器的算法实现
摘要:论文对MELP编解码算法的原理进展了简要分析,讨论了如何在定点DSP芯片TMS320VC5416上实现该算法,并研究了其关键技术,最后对测试结果进展了分析。 关键词:MELP;语音编码;定点DSP芯片TMS320VC5416
1? 引言
??? 1996年3月,美国政府数字语音处理协会(DDVPC)选择了2.4kbps混合鼓励线性预测〔MELP〕语音编码器作为窄带保密语音编码的产品以及各种应用的新标准由于MELP具有良好的音质、极低的码率,以及良好的抗误码特性,可以应用在IP PHONE、移动通信、卫星通信等领域,尤其在需要大量存储话音的场合和保密通信等方面,具有很好的开展前景。
??? 编码算法有硬件实现和软件实现两种方式,软件实现灵活性强,但处理速度较慢,一般不能满足实时处理的要求。硬件实现分为专用法和通用法两种。通用法是基于通用数字信号处理器芯片实现编码算法的,它具有体积小、功耗低、运算速度快等优点,其灵活性主要表现在软件易于更改以及对各种算法的处理和复杂算法的实现上,非常适用于语音信号、视频信号等压缩处理。
??? MELP算法复杂度较高,因此实时实现必须借助于高性能的数字信号处理芯片。目前国内还没有用于研究声码器算法的专用芯片。因此,从功耗和性能多方面考虑,本文采用通用法实现MELP声码器算法,选择TI公司的TMS320VC5416 DSP芯片作为主处理器,完成声码器的主要功能。
2? MELP编解码算法
2.1 编码局部
??? 编码器基于线性预测分析合成技术,采样率为8kHz,以180采样值〔22.5ms〕为一帧进展编码,总体框图见图1。
??? 输入的原始语音信号经过隔直滤波〔即高通滤波〕,得到目标信号S〔n〕。再对目标信号作以下处理:①低通滤波后用归一化互相关法进展基音粗估,然后根据[0Hz,500Hz]子带信号围绕粗估基音估算分数基音;②带通分析,在5个子带计算话音强度,以决定各子带的清/浊音判决,其中[0Hz,500Hz]子带强度用于确定非周期标志位;③计算LPC和尖峰值,用L-D算法提取10个LP系数,然后乘以带宽扩展系数,使用得到的系数计算残差信号,对残差信号的160个抽样计算尖峰值;④使用截止频率为1kHz的6阶巴特沃兹滤波器低通滤波残差信号,结合上一子帧的基音和当前子帧的分数基因,搜索出最终基音周期;⑤使用一个基音自适应窗采用一帧两次的方法对增益进展量化;⑥LPC分析,并转换成线谱对LSP参数量化;⑦将量化后的LSP参数转换为LPC参数并进展逆滤波操作,残差信号补0至512点,对其进展512点FFT,利用频谱峰点检测算法找到前10次谐波对应的傅立叶系数输出。
图1 MELP编码器编码原理图
2.2 解码局部
??? 解码器从信道接收到的数据中恢复出每帧的所有参数,经判断如果此帧是比拟安静的语音帧,那么增加对接触的两个子帧增益进展噪声衰减处理,同时改变噪声估计的值。所有合成的参数对其做基音同步内插处理,这些内插的参数包括基音周期、增益、LSF系数、颤抖强度、量化的傅立叶幅度、用于产生混合鼓励信号的周期信号滤波器的系数和噪声滤波器系数、自适应增强滤波器的谱斜度系数。内插完成后,使用被子带滤波器滤波后的周期信号和噪声鼓励信号相加来产生混合鼓励信号。然后两个鼓励信号被分别滤波,并相加得到鼓励信号。
图2? MELP编码器解码原理图
合成混合鼓励信号后,信号经自适应谱增强滤波器处理,以改善共振峰的形状。随后,鼓励信号进展LPC合成得到合成语音。LPC合成用了一个直接形式的滤波器,其系数由插值后的LSP参数得到,合成的语音信号经增益调整和脉冲散布滤波后输出。总体框图见上图2。
3? TMS320VC5416简介
??? TMS320VC5416的总体系构造图如图4所示。其内部的高性能CPU拥有算术逻辑单元ALU、2个40位累加器ACCA和ACCB、40位桶行移位存放器、乘累加单元以及寻址单元,算术逻辑单元包括1个40位的ALU,1个比拟、选择和存储单元〔CSSU〕和1个指数编码器,具有高度的并行性。本文采用的TMS320VC5416芯片最大可寻址能力为192K字(包括64K字的程序空间、64K字的数据空间和64K字的I/O空间),扩展寻址模式下有256K字~8M字的扩展地址空间,并拥有一套高效灵活的指令集。其指令周期为6.25ns,执行速度最高可以到达160MIPS,完全可以满足实时处理的要求。
图4? TMS320VC5416总体系构造图
4? 软件设计及其关键问题
文档评论(0)