篮球比赛24秒倒计时器的设计与仿真分析.pdfVIP

  • 208
  • 0
  • 约3.82千字
  • 约 4页
  • 2021-11-14 发布于湖北
  • 举报

篮球比赛24秒倒计时器的设计与仿真分析.pdf

篮球比赛 24 秒倒计时器的设计与仿真分析 1.电路设计分析 计时器在许多领域均有普遍的应用, 篮球比赛中除了有总时间倒计时外, 为了加快比赛 节奏,新的规则还要求进攻方在 24 秒内有一次投篮动作,否则视为违例。 本设计题目的“篮球比赛 24 秒倒计时器”从数字电路角度讨论,实际上就是一个二十 四进制递减的计数器。 ⑴ 电路设计技术指标 ①能完成 24 秒倒计时功能。 ②完成计数器的复位、启动计数、暂停/继续计数、声光报警等功能。 ⑵ 方案论证 经过对电路功能的分析,整个 24 秒倒计时电路可由秒脉冲信号发生器、计数器、译码 器、显示电路、报警电路和辅助控制电路组成,如图 4 - 38 所示。 (3)方案实现 ①秒脉冲发生器。 秒脉冲产生电路由 555 定时器和外接元件 R1、R2、 C 构成多谐振荡器。 经过计算得到输出脉冲的频率为 f 1Hz ,即 1 秒 (1 s)。 本例中的秒脉冲发生器采用应用电路二中的秒脉冲发生器电路即可,如图 4 - 24 所示。 因为技术指标是一样的,不用再重新设计。 ②计数器。 计数器由两片 74LSl92 同步十进制可 逆计数器构成。 74LSl92 功能简介如下:具有清除和 置数等功能, 其引脚排列及逻辑符号如图 4 - 39 所示。 其中 PL 为置数端, CPU 为加 计数端, CPD 为减计数端, TCU 为非同步 进位输出端, TC D 为非同步借位输出端, P0、P1、P2、P3 为计数器输入端, MR 为 清除端, Q0 、Q1、Q2、Q3 为数据输出端。 仿真软件 Multisim 10 中 74LSl92 的图形符号如图 4 - 40 所示。 其中 A 、B 、C 、D 为置数输入端,~ LOAD 为置数控制端, CLR 为清零端, UP 为加计 数端,DOWN 为减计数端, QA 、QB 、QC 、QD 为数据输出端, ~ CO 为非同步进位输出端, ~ BO 为非同步借位输出端。 本例为利用减计数端输入秒脉冲信号,进行减法计数,也就是倒计时。这时计数器按 842l 码递减进行减计数。利用借位输出端~ BO 与下一级 74LSl92 的 DOWN 端连接,实现 计数器之间的级联。 利用置数控制端~ LOAD 实现异步置数。当 CLR = 0,且~ LOAD 为低电平时,不管 UP 和 DOWN 时钟输入端的状态如何, 将使计数器的输出等于并行输入数据, 即 QD QCQ BQA =DCBA 。 24 循环的设置为,十位片的 DCBA =0010 ,个位片的 DCBA = 0100 。 ③译码及显示电路。 有些电路由译码驱动器 74LS48 和 7 段共阴数码管组成。 74S48 译码驱动器具有以下特 点:内部上拉输出驱动,有效高电平输出,内部有升压电阻而无需外接电阻。 本例为由 74LSl92 直接输出给 4 线输入的 7 段数码管进行显示, 这样构成的电路更加简 单。 ④控制电路。 控制电路用来完成计数器的复位、启动计数、暂停/继续计数、声光报警等功能。 与非门 U8A 、U9A 组成 RS 触发器,实现计数器的复位、计数和保持“ 24 ”,以及声、 光报警的功能。开关功能说明如下。 开关 A :启动开关。 A 处于高电平时,当计数器递减计数到零时,控制电路发出声、光 报警信号,计数器保持“ 24 ”状态不变,处于等待状态;当 A 处于低电平时,计数器开始 计

文档评论(0)

1亿VIP精品文档

相关文档