微机原理试卷及答案.docxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
微机原理与接口技术考试试卷 一、填空题(每空1分,共20分) 1、8086 CPU从内部功能上可分为_ 一和一 一两个独立的 功能部件。 TOC \o 1-5 \h \z 2、 已知两数的真值:X=34, Y=84,若用单字节二进制形式表示,则[X-Yh萨 , [X+Y]卄沪 o 3、 8086 CPU的中断系统规定,无论外部或内部中断共有 个中断类型码,每个中 断都有一个 位的中断类型码。中断类型码与对应的矢量地址换算公式为 系统将在内存地址 处,设置全部中断类型的中断矢量表。 4、 堆栈是内存中的一个专用区域,其存取规则是 ;在 8086系统中,为了能正确返回被中断程序,则当CPIJ响应外部中断请求并转向中断处理程 序前,应将 的 压入堆栈。 5、 设某微机系统的存储器总量为256KB若采用单片容量为16KX1位的SRAM芯片,则组 成该存储系统共需此类芯片 片,每个芯片需 根片内地址选择线,整个 系统应分为 个芯片组。 TOC \o 1-5 \h \z 6、 若(AX) =852OH,且为有符号数,若实现(AX)/2,则应使用指令 , 结果使(AX) = o 7、 有两台PC机:A机和B机通过串口进行通信;30秒钟内A机向B机发送了 17600个字 节的数据,B机向A机回送了 11200个字节的数据,设通信的数据位为8位,起始位和停 止位各为一位;则该通信的波特率是 bps,现欲传送19200个字节的数据 则至少需 秒。 若要求由8253计数器的OUT输出端输出方波,则应设置其工作于方式 ,设 CLKO的频率为IMHz,欲获得可能的最低频率,则应向计数寄存器CR写入的初值为 HO 二、选择题(单选)(每小题2分,共20分) 1、在单级中断系统中,CPU —旦响应中断,则立即关闭一 A_标志,以防本次中断服务 结束前同级的其他中断源产生另一次中断进行干扰。 A中断允许 B中断请求 C中断屛蔽 D中断保护 2、 执行单元(EU)虽有许多部件组成,但核心部件是—B_。 Λ数据总线 B算术逻辑运算单元 C多路开关 D累加寄存器 3、 以下四种类型的半导体存储器中,以传输同样多的字为比较条件,则读出数据传输率 最高的是—B o Λ DRAM B SRAM C 闪速存储器 D EPROM 4、 在微型机系统中,外围设备通过—A 与主板的系统总线相连接。 A适配器 B设备控制器 C计数器 D寄存器 5、 程序控制类指令的功能是_D—。 Λ进行算术运算和逻辑运算 B进行主存与CPU之间的数据传送 B C进行CPU和I/O设备之间的数据传送 D改变程序执行顺序 6、 在PC/XT中,若AX=4305H, BX=8279H,执行ADD BX, ΛX指令后接着执行INTO指令, 则会 C A进入INTo中断服务程序, C执行INTO后面的指令, B 死机, D显示器显示OVERFLOWO 7、 在机器数_B 中,零的表示形式是唯一的。 A原码 B补码 C移码 D反码 8、 在PC/XT中,NMl中断的中断向量再中断向量表中的位置C A是由程序指定的, B是由DOS自动分配的, I C固定在0008H开始的四个字节中,D固定在中断向量表首。 9、 可编程计数/定时器电路8254的工作方式共有一 D A 3种, B 4种, C 5种, D 6种; 10、 以下使寄存器AX和CF同时淸篆的指令为 C Λ ADD AX, AX; B XCHG AX, BX; C XOR AX, AX ; D PUSH AX 三、存储器扩充(共10分,画出连线6分,写出地址范围4分) 若为地址总线为16位,数据位为8位的微机系统设计容疑为12K*8的存储器,要求RoM 区为8KB,地址从800OH开始?采用2716(2K×8)芯片;RAM区为4KB,地址从BOOOH开始,采 用6216(2K×8)芯片。试画出存储器系统的连线图,并写出各芯兰且的地址范围。 注:CPU的引脚有:16条地址线,8条数据线,控制线:阪,丽;2716的引脚有: 11条地址线,8条数据线,控制线:呢(读出允许),石(片选);6216的引脚有:11条地 址线,8条数据线,控制线:而(读信号),呢(写允许),厉(片选信号),译码器用74LS138 译码器(3-8译码器),3-8译码器的引脚有三个输入端A,B,C , 8个输出端 (庶疋丽収%),控制端:G1.瓦G 四、 简答题(15分) 1、 8086CPU为什么采用地址/数据线分时复用有何好处。(5分) 2、 半导体存储器分为哪些类型(5分) 3、 简述CPU与I/O接口间实现中断传送方式的主要优点.(5分) 五、 编程题(共15分) 1、定义一组去指令,完成对双字执行逻辑“异或”运算,双字的存储单元由两个形式参 数表示,结果放入DX:

文档评论(0)

xusheng + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档