- 11
- 0
- 约1.91万字
- 约 18页
- 2021-11-28 发布于江苏
- 举报
系统架构设计师考试真题(综合)
1、某计算机系统采用 5 级流水线构造执行指令,设每条指令执行由取指令(2 Δt )、分析指令(1Δt )、取操作数(3Δt )、运算(1Δt )和写回成果(2Δt ) 构成, 并分别用5 个子部件完毕,该流水线最大吞吐率为( ?) ;若持续向流水线输入10条指令,则该流水线加速比为( ?) .
(1)A.
B.?
C.
D.?(2)A.1:10B. 2:1C. 5:2D. 3:1 试题分析:
本题考查流水线计算。流水线周期为:3t。流水线吞吐率为:指令条数/流水线执行时间。即:n/(2t+1t+3t+1t+2t+(n-1)*3t)=n/(6t+3nt)流水线最大吞吐率就是上面式子中,n趋向于无穷大成果。当n趋向于无穷大时,上式成果为:1/3t。因此应当选B。流水线加速比=不用流水线执行时间/使用流水线执行时间10条指令不用流水线执行时间=(2t+1t+3t+1t+2t)*10=90t。10条指令使用流水线执行时间=(2t+1t+3t+1t+2t)+(10-1)*3t=36t。因此加速比为:90t/36t=5:2 试题答案(1)B (2)C
3、DMA(直接存储器访问〉工作方式是在(3)之间建立起直接数据通路
A.CPU与外设
B.CPU与主存
C.主存与外设
D.外设与外设
试题分析:直接主存存取(Direct?Memory?Access,DMA)是指数据在主存与I/O设备间直接成块传送,即在主存与I/O设备间传送数据块过程中,不需要CPU作任何干涉,只需在过程开始启动(即向设备发出“传送一块数据”命令)与过程结束(CPU通过轮询或中断得知过程与否结束和下次操作与否准备就绪)时由CPU进行解决,实际操作由DMA硬件直接完毕,CPU在传送过程中可做其他事情。
试题答案:?C
4、RISC(精简指令系记录算机)特点不涉及:( ?)。A.指令长度固定,指令种类尽量少B.寻址方式尽量丰富,指令功能尽量强C.增长寄存器数目,以减少访存次数D.用硬布线电路实现指令解码,以尽快完毕指令译码
试题分析
RISC与CISC对例如表所示:
指令系统类型
指令
寻址方式
实现方式
其他
CISC(复杂)
数量多,使用频率差别大,可变长格式
支持各种
微程序控制技术(微码)
研制周期长
RISC(精简)
数量少,使用频率接近,定长格式,大某些为单周期指令,操作寄存器,只有Load/Store操作内存
支持方式少
增长了通用寄存器;硬布线逻辑控制为主;适合采用流水线
优化编译,有效支持高档语言
寻址方式尽量丰富不是RISC特点,而是CISC特点。试题答案 B
5、如下关于RTOS?(实时操作系统)论述中,不对的是(?)。?
A.??RTOS?不能针对硬件变化进行构造与功能上配备及裁剪???
B.??RTOS可以依照应用环境规定对内核进行裁剪和重配? ??
C.??RTOS?首要任务是调度一切可运用资源来完毕实时控制任务? ??
D.??RTOS?实质上就是一种计算机资源管理程序,需要及时响应实时事件和中断? ?
试题分析:实时系统对的性依赖于运营成果逻辑对的性和运营成果产生时间对的性,即实时系统必要在规定期间范畴内对的地响应外部物理过程变化。?实时多任务操作系统是依照操作系统工作特性而言。实时是指物理进程真实时间。实时操作系统是指具备实时性,能支持实时控制系统工作操作系统。首要任务是调度一切可运用资源来完毕实时控制任务,另一方面才着眼于提高计算机系统使用效率,重要特点是要满足对时间限制和规定。? 一种实时操作系统可以在不破坏规定期间限制状况下完毕所有任务执行。任务执行时间可以依照系统软硬件信息而进行拟定性预测。也就是说,如果硬件可以做这件工作,那么实时操作系统软件将可以拟定性做这件工作。? 实时操作系统可依照实际应用环境规定对内核进行裁剪和重新配备,依照不同应用,其构成有所不同。
试题答案:?A?
6、前趋图(Precedence?Graph)?是一种有向无环图,记为:→={(Pi,Pj?)|Pi?must?complete?before?Pj?may?strat}。假设系统中进程P={P1,P2,P3,P4,P5,P6,P7,P8},且进程前驱图如下
那么,该前驱图可记为(6)
A.→={(P2,Pl),(P3,P1),(P4,P1),(P6,P4),(P7,P5),(P7,P6),(P8,P7)
B. →={(P1,P2),(P1,P3),(P1,P4),(P2,P5),(P5,P7),(P6,P7),(P7,P8)}
C. →={(P1,P2),(P1,P3),(P1,P4),(P2,P5),(P3,P5),(P4,P6),(P5,P7),(P6,P7),(P
原创力文档

文档评论(0)