13级计逻教案持续中4组合电路.pptxVIP

  • 0
  • 0
  • 约2.85千字
  • 约 88页
  • 2022-03-21 发布于北京
  • 举报
数字电路与系统设计基础;;已知函数 F=f(A,B,C,D)的标准表 达式为Σm (0,1,3,7) ,请写出其 反函数的标准表达式。;;有的做法 先把Σm (0,1,3,7)化为表达式 F = A B C + A C D 然后按反演规则,求出 F = (A+B+C)(A+ C+D) 再展开并简化得 F = A + BC + CD ; CD AB 00 01 11 10 00 1 1 1 01 1 11 10;其他: 不知道如何分配可使卡诺圈最少。 举例;再如;;;本届出现的新错误;简化逻辑函数 F=f(A,B,C???D) = Σm(1,7,9,10,11,14) + Σd(3,4,5,6,12);卡诺图简化原则;错误情况;有少数人把所有的×都作为1来圈了;简化逻辑函数 F=f(A,B,C,D) = Σm(1,7,9,10,11,14) + Σd(3,4,5,6,12);简化逻辑函数 F=f(A,B,C,D) = Σm(1,7,9,10,11,14) + Σd(3,4,5,6,12);简化逻辑函数 F=f(A,B,C,D) = Σm(1,7,9,10,11,14) + Σd(3,4,5,6,12);圈并最小项的步骤 先圈只有一个合并方向的最小项 对有两个以上合并方向的最小项选大的圈 尽量将 1圈在一 个圈子里; CD AB 00 01 11 10 00 1 1 1 01 1 1 1 1 11 1 1 10 1 1;;; CD AB 00 01 11 10 00 1 01 1 11 1 10 1 1 1;其他问题;严重的错误(已经连续2年未出现);;分析组合逻辑电路的步骤;;A B C F 0 0 0 0 0 0 1 1 0 1 0 1 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 1 1 1 1 0;混合逻辑表示法;;用VHDL语言描述上述二电路的功能. ;用VHDL语言描述上述电路的功能. ; F =((NOT A AND NOT B) OR C) ANDNOT (B OR NOT C) ;模块分析法;; 分析过程(模块+算法电路);; ;=1 ;=1 ;常用组合逻辑电路——编码器,译码器,MUX;一 - 多;数 据;集成 MSI组合逻辑电路——工程应用;此表所描述的电路是什么电路?其正常工作条件是什么?;此表所描述的电路是什么电路?;此表所描述的电路是什么电路?;功能扩展;1.地址输入端并联,加低位信号 2.输出端命名 3.使能端加高位信号选择芯片 ;译码器的规模扩展;100…0 101…1;编码方法应用 1.计算机内存的扩展 2.身份证号码 3.邮政编码 3.

文档评论(0)

1亿VIP精品文档

相关文档