- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
国家集成电路人才培养基地
培训资料(1)
Cadence入门教程
2006-7-19
目 录
TOC \o 1-3 \h \z \u 一、Cadence概述 1
二、运行Cadence 3
建立个人工作目录 3
启动Cadence之前的配置 3
拷贝相关的技术文件 3
启动Cadence 4
建立个人工作库 4
三、电路图的输入——Composer 7
新建原理图 7
添加器件 8
连线 9
设置元件参数 10
放置端口 11
检查并存储 11
四、创建Symbol——Composer 13
打开inverter原理图 13
创建Symbol 13
编辑Symbol并保存 14
五、电路仿真——ADE 15
创建缓冲器原理图和Symbol 15
创建仿真电路 16
打开仿真环境 17
设计变量 18
仿真设置 18
选择输出,并保存当前仿真设置 20
进行仿真并查看波形 20
仿真结果分析 21
六、版图设计——Virtuoso Layout Editing 26
新建layout 26
参阅设计规则手册 27
设置LSW窗口可见层 27
画第一个反相器 28
画第一个晶体管——NMOS 28
画第二个晶体管——PMOS 31
信号线的连接 31
连接电源与地 32
做衬底接触 33
画第二个反相器 34
画缓冲器版图 35
七、设计规则检查(DRC)——Assura DRC 36
运行Assura DRC 36
查找DRC错误并修改 37
一些高级DRC功能 38
屏蔽器件 38
屏蔽错误 39
把屏蔽掉的错误作为DRC运行参数 39
八、版图和原理图一致性检查—Assura LVS 41
8.1 LVS前的准备 41
8.2 设置并运行Assura LVS 42
8.3 查找LVS错误并修改 43
九、寄生参数提取(PE)——Assura RCX 46
9.1 运行RCX前的准备 46
9.2 设置并运行RCX 46
9.3 查看RCX结果 48
十、后仿真(PS) 50
10.1 运行Hierarchy 50
10.2 对不带寄生参数的原理图进行仿真 52
10.3 对带寄生参数的原理图进行仿真 52
一、Cadence概述
作为流行的EDA工具之一,Cadence一直以来以其强大的功能受到广大EDA工程师的青睐。Cadence可以完成整个IC设计流程的各个方面,如电路图输入(Schematic Input)、电路仿真(Analog Simulation)、版图设计(Layout Design)、版图验证(Layout Verification)、寄生参数提取(Layout Parasitic Extraction)以及后仿真(Post Simulation)。如图所示,我们给出了一个简单的模拟集成电路设计流程,以及对应的Cadence工具。
电路设计
电路设计
电路原理图编辑
Virtuoso schematic composer
电路仿真
Analog Design
Environment(ADE)
版图设计
Virtuoso-Layout Editing
版图设计规则验证(DRC)
Diva/Dracula/Assura
版图原理图一致性检查(LVS)
Dracula/Assura
寄生参数提取(LPE)
Assura Parasitic Extration(RCX)
后仿真
Analog Design
Environment(ADE)
最终的版图文件GDS II最终的版图文件GDS II最终的版图文件GDS II最终的版图文件GDS II最终的版图文件GDS II
最终的版图文件
GDS II
最终的版图文件
GDS II
最终的版图文件
GDS II
最终的版图文件
GDS II
最终的版图文件
GDS II
最终的版图文件
GDS II
最终的版图文件
GDS II
最终的版图文件
GDS II
最终的版图文件
GDS II
最终的版图文件
GDS II
图 Cadence模拟电路设计流程
本文针对以上流程,通过设计一个简单的缓冲器的原理图到最终的版图,对Cadence的Composer,Analog Design Environment,Virtuoso,Assura等各大功能模块逐一做介绍。
此外再介绍一点关于Cadence平台的知识。Caden
您可能关注的文档
最近下载
- 《静脉曲张疾病》课件.ppt VIP
- 学习贯彻《关于加强党的作风建设论述摘编》PPT:持之以恒推进作风建设常态化长效化,保持党的先进性和纯洁性(附文稿).pptx VIP
- 仙溪志-宋-黄岩孙.pdf VIP
- 小学道德与法治新部编版三年级上册第二单元 学科学 爱科学教案(2025秋).doc
- SL∕T 821-2023 节水规划编制规程.pdf
- 部编版二年级道德与法治上册第8课《我为班级作贡献》精美课件.pptx VIP
- 护士注册体检表-(正式).doc VIP
- 检查检验分级管理制度.docx VIP
- 第4课(牛字旁)课件 2025小学生书法通用版二年级下册.ppt
- 智能世界2035报告.pdf
文档评论(0)