- 1、本文档共18页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
南通大学计算机科学与技术学院
计算机组成原理课程设计
报 告 书
课 题 名 模型计算机的设计与实现
班 级 ______网络工程101_________
姓 名 严军墙
学 号 _______1013072025_________
指导教师 王杰华
日 期 2012.6.18~ 2012.6.21
目录
一 设计目的……………………………………………………………
二 设计环境……………………………………………………………
三 设计内容……………………………………………………………
四 设计要求……………………………………………………………
五 详细设计……………………………………………………………
(一)设计原理与电路图…………………………………………
(二)微程序流程图、代码表……………………………………
六 调试分析……………………………………………………………
七 工作小结……………………………………………………………
八 参考文献……………………………………………………………
一:设计目的
1.融会贯通教材各章的内容,通过知识的综合运用,加深对计算机系统各模块的工作原理及相互联系的认识,加深计算机工作中“时间-空间”概念的理解,从而清晰地建立计算机的整机概念。
2.学习设计和调试计算机的基本步骤和方法,培养科学研究的独立工作能力,取得工程设计和调试的实践和经验。
二:设计环境
软件:Quartus 2.0
硬件:i3 cpu 2g 内存 windows操作系统
三:设计内容
1.总体设计步骤
(1)对指令系统中的各条指令进行分析,得出所需要的占领周期与操作序列,以便确定各器件的类型和数量;
(2)设计总框图草图,进行各逻辑部件之间的互相连接,即初步确定数据通路,使得由指令系统所要求的数据通路都能实现,并满足技术指标的要求;
(3)检查全部指令周期的操作序列,确定所需要的控制点和控制信号;
(4)检查所设计的数据通路,尽可能降低成本,简化线路,优化性能。
以上过程可以反复进行,以便得到一个较好的方案。
下图给出了一个参考方案,数据通路的设计和器件的选择应同时进行,接入总线的器件都要有三态输出,以便与总线连接。图中所示的方案采用单总线结构,使用的许多器件都是三态输出,这种方案便于总线的连接和扩展。
此方案由
8位运算器ALU;
地址存储器ROM;
数据存储器RAM;
程序计数器PC;
微程序控制器;
时序产生器;
数据缓冲寄存器DR1,DR2;
数据地址寄存器AR;
指令寄存器IR;
通用寄存器R0;所组成。
图中微控制信号说明:
nROM_BUS:ROM数据输出到总线控制信号,低电平有效。
nRAM_BUS:RAM数据输出到总线控制信号,低电平有效。
m:加、减法选择控制信号,为1做加法,为0做减法。
nSW_BUS:数据输入到总线控制信号,低电平有效。
LDN:PC置数控制信号,低电平有效。
nCS:RAM片选信号。(此信号的有效值根据所用RAM器件特性来定)
WE:RAM写信号,高电平时做写操作。
LDR0:数据打入R0锁存控制信号,脉冲上升沿有效。
LDDR1:数据打入R1锁存控制信号,脉冲上升沿有效。
LDDR2:数据打入R2锁存控制信号,脉冲上升沿有效。
LDIR:数据打入IR锁存控制信号,脉冲上升沿有效。
LDPC:数据打入PC锁存控制信号,脉冲上升沿有效。
LDAR:数据打入AR控制信号,脉冲上升沿有效。
nALU_BUS:运算器ALU结果输出到总线控制信号,低电平有效。
nPC_BUS,低电平有效。
nR0_BUS,低电平有效。
2.数据格式
数据字规定采用定点整数补码表示法,字长8位,其中最高位为符号位,其格式如下:
7
6 5 4 3 2 1 0
符号位
尾 数
3.指令格式
本实验设计使用5条机器指令,其格式与功能说明如下:
7
6
5
4
3
2
1
0
IN
0
0
1
0
0
0
0
0
ADD
0
1
0
0
0
0
0
0
A
STA
0
1
1
0
0
0
0
0
A
OUT
1
0
0
0
0
0
0
0
A
JMP
1
0
1
0
0
0
0
0
A
IN指令为单字长(字长为8bits)指令,其功能是将数据开关的8位数据输入到R0寄存器。
ADD指令为双字长指令,第一个字为操作码,第二个字为操作数地址,其功能是将R0寄存器的内容与内存中地址为A的数相加,结果存放在R0寄存器中。
STA指令为双字长指令,第
文档评论(0)