基于FPCADSPARM的信号处理通用硬件平台设计(设计毕业资料).docVIP

基于FPCADSPARM的信号处理通用硬件平台设计(设计毕业资料).doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于FPCADSPARM的信号处理通用硬件平台设计(设计毕业资料) 文档信息 : 文档作为关于“IT计算机”中“计算机硬件与维护”的参考范文,为解决如何写好实用应用文、正确编写文案格式、内容素材摘取等相关工作提供支持。正文7382字,doc格式,可编辑。质优实惠,欢迎下载! 目录 TOC \o 1-9 \h \z \u 目录 1 正文 1 文1:基于FPCADSPARM的信号处理通用硬件平台设计 2 【Key words】FPGA; DSP; ARM 2 1硬件平台设计方案 3 18*18乘法器为1040个; 3 2)时钟设计 5 3)JTAG接口 6 4)ADSP-TS201外围电路 6 (1)ADSP-TS201与SDRAM接口 6 (2)ADSP-TS201与FLASH接口 6 文2:基于AT89S51单片机的信号发生器设计 7 1系统总体设计 8 2结束语 12 参考文摘引言: 13 原创性声明(模板) 14 文章致谢(模板) 14 正文 基于FPCADSPARM的信号处理通用硬件平台设计(设计毕业资料) 文1:基于FPCADSPARM的信号处理通用硬件平台设计 The Design Of Common Signal Processing Hardware Platform Based On FPGA,DSP ARM ZHANG Hong-feng (The 38th Research Ititute of CETC, Hefei Anhui 230031, China) 【Abstract】Generally speaking,a whole signal processing system is made up of different kinds of boards,and every board accomplish its own function article introduces a hardware platform based on FPGA,DSP,and this single board,we can achieve the design of entire signal processing system. This platform can be used in other small rada which only have one or two channels,not so big ,light and low cost。 【Key words】FPGA; DSP; ARM 0引言 随着集成电路自身的不断发展、器件尺寸的不断缩小、集成度的不断提高、多种工艺水平的突飞猛进,将整个雷达信号处理系统集成到一块板卡上变得可能。在某些情况下,诸如总体的系统设计方案在性价比上、结构上、重量上有着特殊的考量,寄希望数字处理端在完成系统功能的前提下,尽量能减少板卡的种类、数量。在这里,我们提出一种以高端大规模可编程逻辑器件(FPGA)、高性能专用DSP芯片、以及ARM模块为架构的硬件一体化平台,基于此平台,我们可以完成通道少、数据率相对不高的雷达信号处理系统设计。 1硬件平台设计方案 硬件平台设计初期,设计师首先需要根据系统技术参数具体分析所需的资源,比如fpga的内部逻辑资源是否足够丰富、对外接口I/O是否够用、DSP的运算能力是否达到实时处理的要求、ARM的主频是否能够完成实时的数据处理等等,同时还要考虑到本系统在未来3到5年不至于被淘汰,设计师经过综合考量,选出一套切合实际的硬件解决方案。本篇的硬件方案为:Altera公司的FPGA(EP4SE360)、ADI公司的TS201、以及盛博研发的ARM3471核心模块。图1给出了本平台的实物图: 下面依次按照FPGA设计、DSP设计、以及ARM设计做逐一介绍。 设计 本硬件平台选择的FPGA为EP4SE360,为Altera公司第四代高性能超大规模逻辑器件,其内部逻辑资源如下: 等价逻辑单元(LE)为353,600, 自适应逻辑模块(ALM)为141,400;寄存器为282,880; M9K存储器模块为1,248个; M144K存储器模块为48个; 嵌入式存储器为18,144kbits; 18*18乘法器为1040个; 用户可自定义的User IO为744个; 工作核电压为,功耗较低; 以前,完成雷达信号处理系统设计需要多片FPGA级联才能够实现,而目前单片EP4SE360即可完成数字脉压、MTD滤波器、恒虚警、杂波图、滑窗检测等等设计。 在本设计方案中,FPGA作为整个整个设计的核心模块,在系统的设计方面起着重大的意义,极大的增加了系统的灵活性

文档评论(0)

ayun1990 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档