武汉大学《微机原理与接口技术》课件-第6章存贮器.pptVIP

武汉大学《微机原理与接口技术》课件-第6章存贮器.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
3. 存储器组织、地址分配和片选 微机内存包括ROM区和RAM区,它们都由许多芯片组成,所以要安排地址空间,即地址分配; 每个存储器芯片的片内地址由CPU的低位地址来选择;若有多片芯片,还需要片选信号,它们由CPU的高位地址译码后得到,要考虑这些信号如何产生? 4、控制信号的连接 8086CPU与存储器交换信息时提供了控制信号,主要有: M/IO、RD、WR、ALE、READY、WAIT、DT/R和DEN 例如: Z80或8085CPU地址线为16根,寻址范围为64 KB。 Z80-TP801单板计算机的ROM区地址为0000H~1FFFH,这一区域存放监控程序等,用户区(RAM)地址为2000H以后。而IBM-PC机的ROM区却放在高地址区。 将CPU与存储器连接时,首先根据系统要求,确定存储器芯片地址范围,然后进行地址译码,译码输出送给存储器的片选引脚CS。 译码器常采用74LS138电路。 图6.16给出了该译码器的引脚和译码逻辑框图。 74LS138的真值表如表6-5所示。 6.4.2 典型CPU与存储器的连接 1. 地址译码器74LS138 图6.16 74LS138引脚和译码逻辑图 表6-5 74LS138译码器真值表 G1 C B A 译码输出 1 0 0 0 0 0 =0,其余为1 1 0 0 0 0 1 =0,其余为1 1 0 0 0 1 0 =0,其余为1 1 0 0 0 1 1 =0,其余为1 1 0 0 1 0 0 =0,其余为1 1 0 0 1 0 1 =0,其余为1 1 0 0 1 1 0 =0,其余为1 1 0 0 1 1 1 =0,其余为1 不是上述情况 × × × ~ 全为1 2、存储器的扩展 微机的存储器是按字节编址的,即数据宽度为8位。 一般地,对于CPU的外部数据总线为2n×8位的微机系统(n可取0、1、2、……),需用2n个由字节组成的存储体。 在选择了存储芯片后,根据选定芯片的片容量和设计要求的总容量,可以确定需要芯片的数目,相应地进行位数和地址的扩充,即可组合成适合微机所需要的存储器。 1). 位数的扩展 位数的扩展可采用各芯片并联的方法。 例:PC/XT:主存容量为1?M×8位,即1MB,要用1?M×1位构成1M×8位的存储器模块,必须用1?M×8/1?M×1=8片。 D7 D2 D1 D0 A19~A0 M/IO CE A19~A0 1M×1(0#) WE I/O CE A19~A0 1M×1(1#) WE I/O CE A19~A0 1M×1(2#) WE I/O CE A19~A0 1M×1(7#) WE I/O 1 WR D7~D0 例: 2片2114(1?K×4位)组成1?K×8位存储器的位数扩充连接。1#芯片的数据线接数据总线的低4位,2#芯片的数据线则接数据总线的高4位,而2片芯片的地址线及控制线则分别并联在一起。 A9~A0 M/IO D0 D1 D2 D3 D4 D5 D6 D7 WR CE A9~A0 2114(1#) WE I/O0~I/O3 1 CE A9~A0 2114(2#) WE I/O0~I/O3 总结:位扩展连接方法如下: 芯片的地址线全部并联且与相应的地址总线连接。 片选信号线并联,可以接控制总线中的存储器选择信号,也可以接地址线高位,或接地址译码器的输出端。 读写控制信号并联接到控制总线中的读写控制线上。 数据线分高低部分分别与数据总线相应位连接。 2). 存储容量的扩展 例:如用6264(8?K×8)组成24?K×8的存储器,如何保证当CPU发出地址信号时,(三片)只有一片被选中?即地址如何分配,片选信号如何产生? 一般产生片选有两种方法: 线选法和译码法。 (1)线选法 线选

您可能关注的文档

文档评论(0)

卖报的小行家 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档