第2章 基本逻辑运算及集成逻辑门.pptVIP

第2章 基本逻辑运算及集成逻辑门.ppt

  1. 1、本文档共137页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
图2?25 三态门的应用 (a)三态门用于总线传输;(b)三态门实现双向传送 利用三态门可以实现信号的可控双向传送,如图2?25(b)所示。当G=0时,门1选通,门2禁止,信号由A传送到B;当G=1时,门1禁止,门2选通,信号由B传送到A。 第94页,共137页,编辑于2022年,星期六 3. 三态门和OC门的性能比较 (1)三态门的开关速度比OC门快。因为输出高电平时,三态门的V4管是按射极输出器的方式工作,其输出电阻小,输出端的分布电容充电速度快,uO很快由UOL变到UOH;而OC门在输出高电平时,其输出电阻约等于外接的上拉电阻RC,其值比射极输出器的输出电阻大得多,故对输出分布电容的充电速度慢,uO的上升时间长。在输出低电平时,两者的输出电阻基本相等,故两者uO的下降时间基本相同。  第95页,共137页,编辑于2022年,星期六 (2)允许接到总线上的三态门的个数,原则上不受限制,但允许接到总线上的OC门个数受到上拉电阻RC取值条件的限制。 (3)OC门可以实现〝线与〞逻辑,而三态门则不能。若把多个三态门输出端并联在一起,并使其同时选通, 当它们的输出状态不同时,不但不能输出正确的逻辑电平,而且还会烧坏导通状态的输出管。 TTL产品中除与非门外,还有或非门、与或非门、与门、或门、异或门等。 第96页,共137页,编辑于2022年,星期六 (8)最大灌电流IOLmax和最大拉电流IOHmax IOLmax是在保证与非门输出标准低电平的前提下,允许流进输出端的最大电流,一般为十几毫安。IOHmax是在保证与非门输出标准高电平并且不出现过功耗的前提下,允许流出输出端的最大电流,一般为几毫安。 实际应用中,若输出电流超出IOLmax或IOHmax,则与非门就可能输出不正确的逻辑电平。 第62页,共137页,编辑于2022年,星期六 (9)扇入系数NI 扇入系数是门电路的输入端数。一般NI≤5,最多不超过8。当需要的输入端数超过NI时,可以用与扩展器来实现。 (10)扇出系数NO 扇出系数NO是在保证门电路输出正确的逻辑电平和不出现过功耗的前提下,其输出端允许连接的同类门的输入端数。NO由IOLmax/IIS和IOHmax/IIH中的较小者决定。一般NO≥8,NO越大,表明门的负载能力越强。 第63页,共137页,编辑于2022年,星期六 (11)最小负载电阻RLmin RLmin是为保证门电路输出正确的逻辑电平,在其输出端允许接入的最小电阻(或最小等效电阻)。  在门的输出端接上负载RL后,只要RL阻值不趋于零,对输出低电平几乎无影响。但RL阻值太小,会使门电路无法输出正确高电平。因为与非门处于关门状态时,应当输出高电平,此时流经RL的电流IRL实际方向是由门的输出端经RL流向参考地,如图2?16所示,与非门的输出电平UO=IRLRL。若RL阻值太小,就会使得IRL达到门电路的拉电流最大允许值IOHmax时,输出电平仍低于UOHmin,从而造成逻辑错误。 第64页,共137页,编辑于2022年,星期六 图2?16 接入RL输出UOH的情况 第65页,共137页,编辑于2022年,星期六 对于TTL标准系列,按上式求得的RLmin阻值范围为150~200Ω,一般取RLmin=200Ω。对于TTL改进系列(如高速系列及低功耗系列等),按上式求得的RLmin相差很大,很难确定一个参考值。在实际应用中,应根据给定的参数按上式进行计算。 (12)输入高电平UIH和输入低电平UIL 一般取UIH≥2 V,UIL≤0.8V。 为了输出正确逻辑高电平,RL阻值必须满足如下不等式 第66页,共137页,编辑于2022年,星期六 2.4.2 OC门和三态门 一般TTL门电路,不论输出高电平,还是输出低电平,其输出电阻都很低,只有几欧姆至几十欧姆。因此不能把两个或两个以上TTL门电路的输出端直接并接在一起。否则,当其中一个输出高电平,另一个输出低电平时,它们中的导通管,就会在+UCC和地之间形成一个低阻串联通路。因此产生的大电流会导致门电路因功耗过大而损坏。即使门电路不被损坏,也不能输出正确的逻辑电平,从而造成逻辑混乱。图2?17是门1输出高电平,门2输出低电平时,两者的并联情况。 第67页,共137页,编辑于2022年,星期六 图2?17 两个TTL门输出端并联情况 第68页,共137页,编辑于2022年,星期六 因为门1输出高电平,所以其

文档评论(0)

lanlingling + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档